Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
Register 9: LIDD CS1 Data Read/Write Initiation (LIDDCS1DATA), offset 0x024
What is the difference between this register an the above register
LIDD CS1 Data Read/Write Initiation (LIDDCS1DATA)
Base 0x4405.0000
Offset 0x024
Type RW, reset 0x0000.0000
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
reserved
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
CS0DATA
RW
RW
RW
RW
RW
RW
RW
RW
RW
RW
RW
RW
RW
RW
RW
RW
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
Description
Reset
Type
Name
Bit/Field
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0x0000
RO
reserved
31:16
LCD Data Read/Write Initiation
The LCD Controller supports a shared Address/Data output bus. A write
to this register would initiate a bus write transaction. A read from this
register would initiate a bus read transaction.
CPU reads and writes to this register are not permitted if the LIDD
module is in DMA mode (
DMAEN
bit set in the LIDDCTRL register). If
the LIDD is being used as a generic bus interface, writing to this register
can store
CS1ADDR
to an external transparent latch holding a 16-bit
address.
If the LIDD is being used to interface with a character based LCD panel
in Hitachi configuration mode, reading and writing to this register can
be used to access the data area of the panel.
0x0000
RW
CS0DATA
15:0
1881
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller