Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
Description
Reset
Type
Name
Bit/Field
PWMnGENA Update Mode
Description
Value
Immediate
The PWMnGENA register value is immediately updated
on a write.
0x0
Reserved
0x1
Locally Synchronized
Updates to the register are reflected to the generator the
next time the counter is 0.
0x2
Globally Synchronized
Updates to the register are delayed until the next time
the counter is 0 after a synchronous update has been
requested through the PWMCTL register.
0x3
0x0
RW
GENAUPD
7:6
Comparator B Update Mode
Description
Value
Locally Synchronized
Updates to the PWMnCMPB register are reflected to the
generator the next time the counter is 0.
0
Globally Synchronized
Updates to the register are delayed until the next time the
counter is 0 after a synchronous update has been requested
through the PWMCTL register.
1
0
RW
CMPBUPD
5
Comparator A Update Mode
Description
Value
Locally Synchronized
Updates to the PWMnCMPA register are reflected to the
generator the next time the counter is 0.
0
Globally Synchronized
Updates to the register are delayed until the next time the
counter is 0 after a synchronous update has been requested
through the PWMCTL register.
1
0
RW
CMPAUPD
4
Load Register Update Mode
Description
Value
Locally Synchronized
Updates to the PWMnLOAD register are reflected to the
generator the next time the counter is 0.
0
Globally Synchronized
Updates to the register are delayed until the next time the
counter is 0 after a synchronous update has been requested
through the PWMCTL register.
1
0
RW
LOADUPD
3
1973
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller