Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
This is useful in in-circuit testing and other situations where it is desirable to delay the operation of
the device until an external supervisor has released.
The Power-On Reset sequence is as follows:
1.
The microcontroller waits for internal POR to go inactive.
2.
The internal reset is released and the core executes a full initialization of the device. Upon
completion, the core loads from memory the initial stack pointer, the initial program counter,
and the first instruction designated by the program counter, and then begins execution.
The internal POR is only active on the initial power-up of the microcontroller, when the microcontroller
wakes from hibernation, and when the VDD supply drops below the its defined operating limit. Please
refer to the Electrical Characteristics chapter for information on exact values. The Power-On Reset
timing is shown in “Power and Brown-Out” on page 2107.
5.2.2.4
External RST Pin
When the external
RST
pin is asserted it initiates a system reset or Power-On Reset depending on
what has been configured in the Reset Behavior Control (RESBEHAVCTL) Register. If the
EXTRES
bit field in RESBEHAVCTL is set to 0x3 then a simulated full initialization will begin upon
RST
assertion. If these bits are programmed to 0x2 then a system reset is issued. When
EXTRES
is set
to a 0x0 or 0x1, then the external
RST
pin performs its default operation upon assertion, which is
issuing a full simulated POR.
An external reset pin (
RST
) that is configured to generate a Power-On Reset resets the microcontroller
including the core and all the on-chip peripherals. The external reset sequence is as follows:
1.
The external reset pin (
RST
) is asserted for the duration specified by T
MIN
and then deasserted
(see “Reset” on page 2112). This generates an internal POR signal.
2.
The microcontroller waits for internal POR to go inactive.
3.
The internal reset is released and the core executes a full initialization of the device. Upon
completion, the core loads from memory the initial stack pointer, the initial program counter,
and the first instruction designated by the program counter, and then begins execution. Refer
to “Reset” on page 2112 for internal reset deassertion timing.
An external reset pin (
RST
) that is configured to generate a system reset will reset the microcontroller
including the core and all the on-chip peripherals. The external reset sequence is as follows:
1.
The external reset pin (
RST
) is asserted for the duration specified by T
MIN
and then deasserted
2.
The internal reset is released and the core loads from memory the initial stack pointer, the initial
program counter, and the first instruction designated by the program counter, and then begins
execution.
Note:
It is recommended that the trace for the
RST
signal must be kept as short as possible. Be
sure to place any components connected to the
RST
signal as close to the microcontroller
as possible.
If the application only uses the internal POR circuit, the
RST
input must be connected to the power
supply (V
DD
) through an optional pull-up resistor (0 to 100K Ω) as shown in Figure 5-1 on page 234.
The
RST
input has filtering which requires a minimum pulse width in order for the reset pulse to be
233
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller