Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
Register 25: LDO Sleep Power Control (LDOSPCTL), offset 0x1B4
This register specifies the LDO output voltage in Sleep mode. This register should be configured
while in Run Mode. If the
VADJEN
bit is set, writes can be made to the
VLDO
field within the provided
encodings. The following table shows the maximum clock frequencies with respect to LDO Voltage.
Table 5-14. Maximum System Clock and PIOSC Frequency with Respect to LDO Voltage
PIOSC
Maximum System Clock Frequency
Operating Voltage (LDO)
16 MHz
120 MHz
1.2
16 MHz
30 MHz
0.9
LDO Sleep Power Control (LDOSPCTL)
Base 0x400F.E000
Offset 0x1B4
Type RW, reset 0x0000.0018
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
reserved
VADJEN
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RW
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
VLDO
reserved
RW
RW
RW
RW
RW
RW
RW
RW
RO
RO
RO
RO
RO
RO
RO
RO
Type
0
0
0
1
1
0
0
0
0
0
0
0
0
0
0
0
Reset
Description
Reset
Type
Name
Bit/Field
Voltage Adjust Enable
This bit enables the value of the
VLDO
field to be used to specify the
output voltage of the LDO in Sleep mode.
Description
Value
The LDO output voltage is set to the factory default value in
Sleep mode. The value of the
VLDO
field does not affect the
LDO operation.
0
The LDO output value in Sleep mode is configured by the value
in the
VLDO
field.
1
0
RW
VADJEN
31
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0x000.00
RO
reserved
30:8
311
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller