Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
Register 13: Hibernation Calendar Control (HIBCALCTL), offset 0x300
The Hibernate calendar is enabled by setting the
CALEN
bit in the HIBCALCTL register. If the
BCD
bit is set, the fields are reported in BCD format.
Hibernation Calendar Control (HIBCALCTL)
Base 0x400F.C000
Offset 0x300
Type RW, reset 0x0000.0000
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
reserved
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
CALEN
reserved
CAL24
reserved
RW
RO
RW
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
Description
Reset
Type
Name
Bit/Field
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0
RO
reserved
31:3
Calendar Mode
Description
Value
12 hour, AM/PM Mode
0
24 hour mode
1
0
RW
CAL24
2
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0
RO
reserved
1
RTC Calendar/Counter Mode Select
Note that the RTC must be enabled by setting the
RTCEN
bit in the
HIBCTL register to use this mode select.
Description
Value
RTC Counter mode enabled.
0
Calendar mode enabled
1
0
RW
CALEN
0
605
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller