Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
Description
Reset
Type
Name
Bit/Field
External Peripheral Address
This field selects address mapping for the external peripheral area.
Description
Value
Not mapped
0x0
At 0xA000.0000
0x1
At 0xC000.0000
0x2
Only to be used with Host Bus quad chip select. In quad chip
select mode, CS2n maps to 0xA000.0000 and CS3n maps to
0xC000.0000.
0x3
0x0
RW
EPADR
5:4
External RAM Size
This field selects the size of mapped RAM. If the size of the external
memory is larger, a bus fault occurs. If the size of the external memory
is smaller, it wraps (upper address bits unused):
Description
Value
256 bytes; lower address range: 0x00 to 0xFF
0x0
64 KB; lower address range: 0x0000 to 0xFFFF
0x1
16 MB; lower address range: 0x00.0000 to 0xFF.FFFF
0x2
256 MB; lower address range: 0x000.0000 to 0xFFF.FFFF
0x3
0x0
RW
ERSZ
3:2
External RAM Address
Selects address mapping for external RAM area:
Description
Value
Not mapped
0x0
At 0x6000.0000
0x1
At 0x8000.0000
0x2
Only to be used with Host Bus quad chip select. In quad chip
select mode, CS0n maps to 0x6000.0000 and CS1n maps to
0x8000.0000.
0x3
0x0
RW
ERADR
1:0
925
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller