Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
Description
Reset
Type
Name
Bit/Field
Output Reverse Enable
Refer to Table 12-2 on page 978 for more information regarding bit
reversal.
Description
Value
No change to result.
0
Bit reverse the output result byte before storing to CRCRSLTPP
register. The reversal is applied to all bytes in a word.
1
0
RW
OBR
8
Bit reverse enable
Refer to Table 12-2 on page 978 for more information regarding bit
reversal.
Description
Value
No change to result.
0
Bit reverse the input byte for all bytes in a word.
1
0
RW
BR
7
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0
RO
reserved
6
Endian Control
This field is used to program the endian configuration. The encodings
below are with respect to an input word = (B3, B2, B1, B0)
Refer to Table 12-1 on page 978 for more information regarding endian
configuration and control.
Description
Value
Configuration unchanged. (B3, B2, B1, B0)
0x0
Bytes are swapped in half-words but half-words are not swapped
(B2, B3, B0, B1)
0x1
Half-words are swapped but bytes are not swapped in half-word.
(B1, B0, B3, B2)
0x2
Bytes are swapped in half-words and half-words are swapped.
(B0, B1, B2, B3)
0x3
0
RW
ENDIAN
5:4
Operation Type
The
TYPE
value in the CRCCTRL register should be exclusive.
Description
Value
Polynomial 0x8005
0x0
Polynomial 0x1021
0x1
Polynomial 0x4C11DB7
0x2
Polynomial 0x1EDC6F41
0x3
reserved
0x4-0x7
TCP checksum
0x8
reserved
0x9-0xF
0
RW
TYPE
3:0
December 13, 2013
982
Texas Instruments-Advance Information
Cyclical Redundancy Check (CRC)