Texas Instruments Evaluation Module for TPS59610 TPS59610EVM-675 TPS59610EVM-675 Datenbogen

Produktcode
TPS59610EVM-675
Seite von 44
Configuration
www.ti.com
Note: 1.05V enable is for VID setting of CPU and GPU
Table 12. 1.8-V/1.05-V Enable Selection
Jumper set to
Selection
Jumper on J402
1.8V Disabled
No Jumper on J402
1.8V Enabled
Jumper on J401
1.05V Disabled
No Jumper on J401
1.05V Enabled
6.4
0.9-V VTT and 0.9-V VTTREF Configuration
6.4.1
0.9-V VTT and 0.9-V VTTREF Enable Selection (SW401 for S3, SW400 for S5)
Default setting: Push SW400 and SW401 to bottom to disable both 0.9VTT and 0.9VTTREF.
Table 13. SW400(S5), SW401(S3) Enable Selection
State
SW401 set to
SW400 set to
VTT, VTTREF
S0
S3 Top(on)
S5 Top(on)
VTT and VTTREF on
S3
S3 Bottom(off)
S5 Top(on)
VTT off and VTTREF on
S4/S5
S3 Bottom(off)
S5 Bottom(off)
VTT and VTTREF off
6.5
1.5-V CPU PLL Configuration
6.5.1
1.5-V Enable Selection (J406)
1.5-V Enable can be set by J406, EN_1.5V
Default setting: Jumper shorts on J406 to disable 1.5 V
Table 14. 1.5-V Enable Selection
Jumper set to
Selection
No Jumper
1.5V Enabled
Jumper on
1.5V Disabled
6.6
1.05-V CPU C6 RAM Configuration
6.6.1
1.05-V CPU C6 RAM Enable Selection (J408)
1.05-V Enable can be set by J408, EN_1.05V_C6RAM
Default setting: Jumper shorts on J408 to disable 1.05-V CPU C6 RAM
Table 15. 1.05-V CPU C6 RAM Enable Selection
Jumper set to
Selection
No Jumper
1.05V CPU R6 RAM Enabled
Jumper on
1.05V CPU C6 RAM Disabled
16
An 8-V to 14-V Vin 2010 Atom™ E6xx— Tunnel Creek Power System
SLUU465 – November 2010
© 2010, Texas Instruments Incorporated