Texas Instruments SM320F2812-HT Benutzerhandbuch

Seite von 154
See Note A
SGUS062A – JUNE 2009 – REVISED APRIL 2010
www.ti.com
3.7
System Control
This section describes the F2812 oscillator, PLL and clocking mechanisms, the watchdog function and the
low power modes.
shows the various clock and reset domains in the F2812 device that are
discussed.
A.
CLKIN is the clock input to the CPU. SYSCLKOUT is the output clock of the CPU. They are of the same frequency.
Figure 3-6. Clock and Reset Domains
46
Functional Overview
Copyright © 2009–2010, Texas Instruments Incorporated
Product Folder Link(s):