Fujitsu FR81S User Manual

Page of 2342
APPENDIX 
 
 
B. List of Interrupt Vector 
 
FUJITSU SEMICONDUCTOR LIMITED 
APPENDIX 
FUJITSU SEMICONDUCTOR CONFIDENTIAL 
68 
Interrupt factor 
Interrupt 
number 
Interrupt 
level 
Offset 
Default 
address for 
TBR 
RN 
Decimal
 
Hexa- 
decimal
 
Clock calibration unit (CR oscillation) 
49 
31 
ICR33  338
H
  000FFF38
H
  33 
Multi-function serial interface 
ch.9 (transmission completed) 
16-bit OCU 0 (match) / 16-bit OCU 1 (match) 
32-bit free-run timer 4 
50 
32 
ICR34  334
H
  000FFF34
H
  34(*6) 
16-bit OCU 2 (match) / 16-bit OCU 3 (match) 
32-bit free-run timer 5 
51 
33 
ICR35  330
H
  000FFF30
H
  35(*6) 
16-bit OCU 4 (match) / 16-bit OCU 5 (match) 
32-bit ICU6 (fetching /measurement) 
52 
34 
ICR36  32C
H
  000FFF2C
H
  36(*1) 
Multi-function serial interface 
ch.10 (reception completed) 
Multi-function serial interface 
ch.10 (status) 
Multi-function serial interface 
ch.10 (transmission completed) 
53 
35 
ICR37  328
H
  000FFF28
H
  37 
32-bit ICU8 (fetching /measurement) 
54 
36 
ICR38  324
H
  000FFF24
H
  38(*1) 
Multi-function serial interface 
ch.11 (reception completed) 
Multi-function serial interface 
ch.11 (status) 
32-bit ICU9 (fetching /measurement) 
55 
37 
ICR39  320
H
  000FFF20
H
  39 
WG dead timer underflow 0 / 1/ 2 
WG dead timer reload 0 / 1/ 2 
WG DTTI 0 
32-bit ICU4 (fetching /measurement) 
56 
38 
ICR40  31C
H
  000FFF1C
H
  40 
Multi-function serial interface 
ch.11 (transmission completed) 
32-bit ICU5 (fetching /measurement) 
57 
39 
ICR41  318
H
  000FFF18
H
  41 
A/D converter 
32/33/34/35/36/37/38/39/40/41/42/43/44/45/46/47 
32-bit OCU7/11 (match) 
58 
3A 
ICR42  314
H
  000FFF14
H
  42 
32-bit OCU8/9 (match) 
59 
3B 
ICR43  310
H
  000FFF10
H
  43 
60 
3C 
ICR44  30C
H
  000FFF0C
H
  -(*7) 
Base timer 1 IRQ0 
61 
3D 
ICR45  308
H
  000FFF08
H
  45(*5) 
Base timer 1 IRQ1 

DMAC0/1/2/3/4/5/6/7/8/9/10/11/12/13/14/15 
62 
3E 
ICR46  304
H
  000FFF04
H
 
Delayed interrupt 
63 
3F 
ICR47  300
H
  000FFF00
H
 
System reserved 
(Used for REALOS.) 
64 
40 
2FC
H
  000FFEFC
H
  - 
System reserved 
(Used for REALOS.) 
65 
41 
2F8
H
  000FFEF8
H
 
Used with the INT instruction. 
66 
255 
42 
FF 
2F4
H
 
000
H
 
000FFEF4
H
 
000FFC00
H
 
*    It does not support the DMA transfer request by the interrupt generated from a peripheral to which no RN 
(Resource Number) is assigned. 
MB91520 Series
MN705-00010-1v0-E
2278