Intel E3-1275 CM8062307262003 User Manual

Product codes
CM8062307262003
Page of 112
Datasheet, Volume 1
91
Processor Pin and Signal Information
Figure 8-2.
Socket Pinmap (Top View, Upper-Right Quadrant) 
20 19 18 17 16 15 14 13 12 11 10
9
8
7
6
5
4
3
2
1
VSS
SB _ MA [9 ]
S B_ MA[1 4 ]
SB_CKE[1]
VSS
SA_ECC_CB[3 ]
SA_E CC_CB[6]
VSS
RSVD
S A_ DQ[3 1 ]
VSS
S A_ DQ[2 4 ]
VSS
S A_ DQ[2 3 ]
VSS
RS VD_ NC TF
AY
SM _DRAM RST#
SB_BS[2]
VSS
SB_CKE[2]
VSS
SA_ECC_CB[2 ]
SA_E CC_CB[7]
VSS VSS
S A_ DQ[3 0 ]
SA_DQS#[3]
S A_ DQ[2 9 ]
VSS
S A_ DQ[1 9 ]
SA_ DQS [2 ]
SA _ DQ[1 7 ]
RS VD_ NC TF
AW
SA_BS[2]
S A_ C KE [ 0 ]
SA_ CKE [3 ]
VSS
S B_ MA[1 5 ]
SB_CKE[3]
VSS
SA _ DQS[8 ]
SA_DQS#[8]
VSS VSS
S A_ DQ[2 6 ]
SA_ DQS[3 ]
S A_ DQ[2 8 ]
VSS
S A_ DQ[1 8 ]
SA_DQS#[2]
VSS
SA _ DQ[1 6 ]
RS VD_ NC TF
AV
S A_ MA[1 4 ]
VDDQ
S A_ C KE [2 ]
SB_ MA[ 1 1 ]
SB_CKE[0]
VSS
SA_ECC_CB[1]
SA_E CC_CB[4]
SA_ECC_CB[0 ]
SA_E CC_CB[5]
RSVD
S A_ DQ[2 7 ]
VSS
S A_ DQ[2 5 ]
VSS
S A_ DQ[2 2 ]
VSS
SA _ DQ[2 1 ]
SA_ DQ[ 2 0 ]
VSS
AU
S A_ MA[1 5 ]
SA_ CK E [1 ]
S B_ MA[1 2 ]
VSS VSS VSS
RSVD
VSS VSS
RSVD
VSS VSS VSS VSS VSS VSS VSS VSS VSS VSS
AT
VDDQ
VSS VSS VSS
SB_ECC_ CB[3 ]
SB_ECC_CB[6]
VSS
SB _ DQ[2 6 ]
SB_ DQ[ 3 0 ]
VSS
SB _ DQ[1 9 ]
S B_ DQ[ 2 3 ]
SB _ DQS[2 ]
S B_ DQ[1 7 ]
SB _ DQ[2 1 ]
VSS
SA _ DQ[1 1 ]
SA_ DQ[ 1 0 ]
SA _ DQ[1 4 ]
SA_ DQ[ 1 5 ]
AR
RSVD
SB_MA[4]
SB_MA[5]
VSS
SB_ECC_ CB[2 ]
SB_ECC_CB[7]
VSS
SB _ DQ[2 7 ]
SB_ DQ[ 3 1 ]
VSS
SB _ DQ[1 8 ]
S B_ DQ[ 2 2 ]
SB_DQS#[2]
S B_ DQ[1 6 ]
SB_ DQ[ 2 0 ]
VSS VSS
SA _ DQS[1 ]
SA_DQS#[1]
VSS
AP
RSVD
VSS
SB_MA[8]
VSS
S B_ DQS[ 8 ]
SB_DQS#[8]
VSS
SB _ DQS[3 ]
SB_DQS#[3]
VSS VSS VSS VSS VSS VSS VSS
SA_DQ[9]
SA _ DQ[1 3 ]
SA_ DQ[ 1 2 ]
SA_DQ[8]
AN
SB_MA[1]
SB_MA[2]
SB_MA[6]
VSS
SB_ECC_ CB[1 ]
SB_ECC_CB[5]
VSS
SB _ DQ[2 5 ]
SB_ DQ[ 2 4 ]
VSS
SB _ DQ[1 0 ]
S B_ DQ[ 1 5 ]
SB _ DQS[1 ]
SB_DQ[9]
S B_ DQ[1 3 ]
VSS VSS VSS VSS VSS
AM
SB_CK[1]
VSS
SB_MA[7]
VSS
SB_ECC_ CB[0 ]
SB_ECC_CB[4]
VSS
SB _ DQ[2 9 ]
SB_ DQ[ 2 8 ]
VSS
SB _ DQ[1 1 ]
S B_ DQ[ 1 4 ]
SB_DQS#[1]
SB_DQ[8]
S B_ DQ[1 2 ]
VSS
SA_DQ[3] SA_DQ[2] SA_DQ[6] SA_DQ[7]
AL
S B_ C K#[ 1 ]
VCCIO
SB_MA[3]
VCCIO
VSS
VCCIO
VSS VSS
VCCPLL
VCCPLL
VSS VSS VSS VSS VSS VSS VSS
SA _ DQS[0 ]
SA_DQS#[0]
VSS
AK
VDDQ
SM _D RAM PWRO K
VSS
VCCIO VCCIO
VSS
VDDQ
VDDQ
VSS
RSVD
SB _ DQ[2 ]
SB_DQ[3] SB_DQ[7] SB_DQ[6]
VSS
SA_DQ[1] SA_DQ[0] SA_DQ[4] SA_DQ[5]
AJ
VSS
S B_ DQS[ 0 ]
SB_DQS#[0]
VSS
FC_AH4
VSS VSS
FC_AH1
AH
SB_DQ[1] SB_DQ[0] SB_DQ[5] SB_DQ[4]
RSVD
FDI _INT
FDI_TX[7]
FDI _ TX #[7 ]
AG
VCCIO
VSS VSS VSS
RSVD
FDI_TX[6]
FDI _ TX #[6 ]
VSS
AF
FDI_ TX #[ 5 ]
FDI_TX[5]
RSVD
FDI_FSY NC[1 ]
FDI_L SYNC[1]
VSS
FDI_ C OMPIO FDI _ ICOMPO
AE
VSS
FDI_TX[4]
FDI_ TX#[ 4 ]
VSS
FDI_TX[3]
FDI_ TX#[3 ]
FDI_TX[2]
FDI _ TX #[2 ]
AD
FDI_TX[0]
FDI_ TX#[ 0 ]
VSS
FDI_FSY NC[0 ]
FDI_L SYNC[0]
FDI_ TX#[1 ]
FDI_TX[1]
VSS
AC
VCCIO
RSVD RSVD
VSS
VCCIO_SENSE
VSSIO_SENSE
AB
DMI_ TX#[ 3 ]
DMI_ TX [3 ]
VSS
DM I_RX#[3]
DMI_RX[3]
VCCIO
AA