Laird Technologies SIFLEX2HP User Manual

Page of 35
SiFLEX02-HP TRANSCEIVER MODULE 
DATASHEET 
The information in this document is subject to change without notice. 
Confirm the data is current by downloading the latest revision from www.lsr.com. 
 
330-0047-R0.7 
Copyright © 2010-2011 LS Research, LLC 
Page 33 of 35 
COMPATIBILITY 
To maintain compatibility with other ModFLEX™ family transceiver modules it is important to use the 
module pins in your application as they are designated in Figure 16.  Since the available GPIO and 
peripherals vary per micro, not all pins may be populated.  For example on SiFLEX02-HP module pins 
45-55 are not available (due to the number of GPIO available on the ATxMega256A3).   
All attempts are made to lay out modules starting with the lowest number in the peripheral (ADC, 
TMR/PWM, GPIO) series.  For example if there are only two ADC’s available they will be brought out to 
ADC1 and ADC2 (module pins 20 and 21).   
GND 
ModFLEX™ 
Generic Module Footprint 
69 
GND 
GND 
68 
GND 
GND 
67 
GND 
NC 
66 
NC 
NC 
65 
NC 
NC 
64 
NC 
NC 
63 
NC 
NC 
62 
NC 
JTAG - TMS 
61 
SPI - MOSI 
JTAG - TDI 
10 
60 
SPI - MISO 
JTAG - TCK 
11 
59 
SPI - SCK 
JTAG - TDO 
12 
58 
SPI - SS 
JTAG/PDI/JRST  13 
57 
IIC - SDA 
nReset 
14 
56 
IIC - SCL 
Analog REF 
15 
55 
GPIO 16 
Analog REF 
16 
54 
GPIO 15 
CMP+ 
17 
53 
GPIO 14 
CMP- 
18 
52 
GPIO 13 
CMPOUT 
19 
51 
GPIO 12 
ADC1 
20 
50 
GPIO 11 
ADC2 
21 
49 
GPIO 10 
ADC3 
22 
48 
GPIO 9 
ADC4 
23 
47 
GPIO 8 
ADC5 
24 
46 
GPIO 7 
ADC6 
25 
45 
GPIO 6 
VCC - 3V3DC 
26 
44 
GND 
 
 
27  28  29  30  31  32  33  34  35  36  37  38  39  40  41  42  43 
 
 
 
 
T
MR
/P
W
M 1
 
T
MR
/P
W
M 2
 
T
MR
/P
W
M 3
 
T
MR
/P
W
M 4
 
T
MR
/P
W
M 5
 
T
MR
/P
W
M 6
 
T
MR
/P
W
M 7
 
T
MR
/P
W
M 8
 
UA
RT
 -
 T
X
 
UA
RT
 -
 RX
 
UA
RT
 -
 CT
S
 
UA
RT
 -
 RT
S
 
GP
IO 1
 
GP
IO 2
 
GP
IO 3
 
GP
IO 4
 
GP
IO 5
 
 
 
Figure 15 ModFLEX™ Generic Module Footprint