Intel 2760QM FF8062701065300 User Manual

Product codes
FF8062701065300
Page of 120
Datasheet, Volume 1
31
Power Management
4.2.2
Low-Power Idle States
When the processor is idle, low-power idle states (C-states) are used to save power. 
More power savings actions are taken for numerically higher C-states. However, higher 
C-states have longer exit and entry latencies. Resolution of C-states occur at the 
thread, processor core, and processor package level. Thread level C-states are 
available if Hyper-Threading Technology is enabled. Entry and exit of the C-States at 
the thread and core level are shown in 
Figure 4-2
.
While individual threads can request low power C-states, power saving actions only 
take place once the core C-state is resolved. Core C-states are automatically resolved 
by the processor. For thread and core C-states, a transition to and from C0 is required 
before entering any other C-state.
Figure 4-1.
Idle Power Management Breakdown of the Processor Cores
Figure 4-2.
Thread and Core C-State Entry and Exit 
Thread 0
Thread 1
Thread 0
Thread 1
Core 0 State
Core N State
Processor Package State
C0
C1
C1E
C3
C6
C7
MWAIT(C1), HLT
MWAIT(C3), 
P_LVL2 I/O Read
MWAIT(C6), 
P_LVL3 I/O Read
MWAIT(C7), 
P_LVL4 I/O Read
MWAIT(C1), HLT
(C1E Enabled)