Intel III Xeon 800 MHz 80526KZ800256 User Manual

Product codes
80526KZ800256
Page of 105
TERMINOLOGY  
 
 
Additional terms referred to in this and other related documentation: 
• 
SC330.1  — An enhanced electrical and mechanical interface based on the SC330 (formerly Slot2) interface that 
defines additional signals and electrical requirements to support an OCVR (On Cartridge Voltage Regulator), a 
processor core and a System Bus frequency of 100 MHz for 4-way designs. Refer to Chapter 10 for details. 
• 
Retention mechanism — A mechanical component designed to hold the processor in a SC330 connector. 
2.2  State of Data 
 
The data contained within this document is subject to change. It is the best information that Intel® is able to provide by the 
publication date of this document. 
2.3 References 
 
The reader of this specification should also be familiar with material and concepts presented in the following documents: 
• 
CPU-ID Instruction Application Note (Order Number 241618) 
• 
Pentium® III Xeon™ Processor at 700 MHz and 900 MHz Signal Integrity Models, IBIS Format 
(
• 
Intel® Pentium® III Xeon™ Processor Specification Update (Order Number 244460) 
• 
S330 Processor Enabling Technology Vendor List (www.developer.intel.com) 
• 
Intel Architecture Software Developer's Manual (Order Number 243193) 
Volume I: Basic Architecture (Order Number 243190) 
Volume II: Instruction Set Reference (Order Number 243191) 
Volume III: System Programming Guide (Order Number 243192) 
• 
330-Contact Slot Connector (SC330) Design Guidelines 
 
  (http://developer.intel.com/design/pentiumii/xeon/designgd/index.htm) 
• 
VRM 8.3 Specification  
  
(http://developer.intel.com/design/pentiumii/xeon/designgd/index.htm) 
• 
Pentium® II Xeon™ processor/Intel® 450NX PCIset AGTL+ Layout Guidelines (Order Number 243790)