Intel G1620T CM8063701448300 User Manual

Product codes
CM8063701448300
Page of 1272
Processor Transaction Router
120
Datasheet
11.1.4
CUNIT_CFG_REG_HDR_TYPE—Offset Ch
CUnit Configuration Register Device ID/Vendor ID
Access Method
Default: 00000000h
11.1.5
CUNIT_CFG_REG_STRAP_SSID—Offset 2Ch
CUnit Configuration Register Device ID/Vendor ID
Access Method
Default: 00000000h
7:0
0h
RW
PCI_BIT_7_0: PCI revision ID. these bits can be re-written from SETIDVALUE message 
1st DW data byte 0
Bit 
Range
Default & 
Access
Description
Type: PCI Configuration Register
(Size: 32 bits)
CUNIT_CFG_REG_HDR_TYPE: [B:0, D:0, F:0] + Ch
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
MS
TRLA
TE
NCY
_
HDR
T
YPE
Bit 
Range
Default & 
Access
Description
31:0
00000000h
RO
MSTRLATENCY_HDRTYPE: Master Latency Timer and Header Type hardwired to 0
Type: PCI Configuration Register
(Size: 32 bits)
CUNIT_CFG_REG_STRAP_SSID: [B:0, D:0, F:0] + 2Ch
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
PC
I_
SU
BSY
S
TE
M
ID