Microchip Technology MA330018 Data Sheet

Page of 460
dsPIC33FJ32MC302/304, dsPIC33FJ64MCX02/X04 AND dsPIC33FJ128MCX02/X04
DS70291G-page  272
© 2007-2012 Microchip Technology Inc.
REGISTER 21-19: CiFMSKSEL2: ECAN™ FILTER 15-8 MASK SELECTION REGISTER
R/W-0
R/W-0
R/W-0
R/W-0
R/W-0
R/W-0
R/W-0
R/W-0
F15MSK<1:0>
F14MSK<1:0>
F13MSK<1:0>
F12MSK<1:0>
bit 15
bit 8
R/W-0
R/W-0
R/W-0
R/W-0
R/W-0
R/W-0
R/W-0
R/W-0
F11MSK<1:0>
F10MSK<1:0>
F9MSK<1:0>
F8MSK<1:0>
bit 7
bit 0
Legend:
R = Readable bit
W = Writable bit
U = Unimplemented bit, read as ‘0’
-n = Value at POR
‘1’ = Bit is set
‘0’ = Bit is cleared
x = Bit is unknown
bit 15-14
F15MSK<1:0>: Mask Source for Filter 15 bit
11 = No mask
10 = Acceptance Mask 2 registers contain mask
01 = Acceptance Mask 1 registers contain mask
00 = Acceptance Mask 0 registers contain mask
bit 13-12
F14MSK<1:0>: Mask Source for Filter 14 bit (same values as bit 15-14)
bit 11-10
F13MSK<1:0>: Mask Source for Filter 13 bit (same values as bit 15-14)
bit 9-8
F12MSK<1:0>: Mask Source for Filter 12 bit (same values as bit 15-14)
bit 7-6
F11MSK<1:0>: Mask Source for Filter 11 bit (same values as bit 15-14)
bit 5-4
F10MSK<1:0>: Mask Source for Filter 10 bit (same values as bit 15-14)
bit 3-2
F9MSK<1:0>: Mask Source for Filter 9 bit (same values as bit 15-14)
bit 1-0
F8MSK<1:0>: Mask Source for Filter 8 bit (same values as bit 15-14)