Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
3035
21.15.136 reg_SAI_Error_type (SAI_ERR)—Offset 410h
Access Method
Default: 00000000h
21.15.137 reg_GLOBAL_CFG_type (GLOBAL_CFG)—Offset 418h
GLOBAL_CFG: GLOBAL DMA Configuration Register
Access Method
Default: 00000000h
Bit 
Range
Default & 
Access
Description
31:26
0h
RO
RSVD1: 
Reserved
25:13
0h
RW
PSIZE_CH_7: 
Partition Byte Size assigned to Channel 7. Ranges from 0 Bytes to (2^13 
- 1)=8191 Bytes. However, size needs to be DW Aligned, i.e. a multiple of 4.
12:0
0h
RW
PSIZE_CH_6: 
Partition Byte Size assigned to Channel 6. Ranges from 0 Bytes to (2^13 
- 1)=8191 Bytes. However, size needs to be DW Aligned, i.e. a multiple of 4.
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
SAI_ERR: 
BAR Type: 
PCI Configuration Register (Size: 32 bits)
BAR Reference: 
[B:0, D:21, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
RSV
D
C
H
_SAI_
E
R
R
Bit 
Range
Default & 
Access
Description
31:8
0h
RO
RSVD: 
Reserved
7:0
0h
RO
CH_SAI_ERR: 
1: SAI Error occurred on Ch [n] 0: No SAI Error occurred on Ch [n] 
SAI_ERROR[n] is set by HW on SAI violation for channel [n]. All bits get cleared by SW 
when reading this register
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
GLOBAL_CFG: 
BAR Type: 
PCI Configuration Register (Size: 32 bits)
BAR Reference: 
[B:0, D:21, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
SC
R
A
TC
H
_
PA
D
ERR_ILL_RE
G