Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
4571
38.5.11
T2CV (HPET_T2CV)—Offset FED00148h
Timer 2 Comperator Value
Access Method
Default: 00000000FFFFFFFFh
3
0b
RO
TYP: 
Timer Type (TYP): If PIC is set, this bit is read/write, and can be used to enable 
the timer to generate a periodic interrupt. This bit is RW for timer 0, and RO for timers 1 
and 2.
2
0b
RW
IE: 
Interrupt Enable (IE): When set, enables the timer to cause an interrupt when it 
times out. When cleared, the timer count and generates status bits, but will not cause 
an interrupt.
1
0b
RW
IT: 
Timer Interrupt Type (IT): When cleared, interrupt is edge triggered. When set, 
interrupt is level triggered and will be held active until it is cleared by writing 1 to 
GIS.Tn. If another interrupt occurs before the interrupt is cleared, the interrupt remains 
active.
0
0b
RO
RESERVED (RESERVED3): 
Reserved.
Bit 
Range
Default & 
Access
Description
Type: 
Memory Mapped I/O Register
(Size: 64 bits)
HPET_T2CV: 
6
3
6
0
5
6
5
2
4
8
4
4
4
0
3
6
3
2
2
8
2
4
2
0
1
6
1
2
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1
RESE
RVE
D
1
T2
C
V
Bit 
Range
Default & 
Access
Description
63:32
0b
RO
RESERVED (RESERVED1): 
Reserved.
31:0
FFFFFFFFh
RO
T2CV: 
Timer 2 Comperator Value