Renesas HD64F2111B Manual De Usuario

Descargar
Página de 582
Rev. 1.00, 05/04, page 169 of 544 
 
9.4 Operation 
9.4.1 Pulse 
Output 
Figure 9.2 shows an example of 50%-duty pulses output with an arbitrary phase difference. When 
a compare match occurs while the CCLRA bit in TCSR is set to 1, the OLVLA and OLVLB bits 
are inverted by software. 
H'FFFF
OCRA
OCRB
H'0000
FTOA
FTOB
Counter clear
FRC
 
Figure 9.2   Example of Pulse Output