Texas Instruments CC2650DK ユーザーズマニュアル

ページ / 1570
Cortex-M3 Processor Registers
2.7.1 CPU_ITM Registers
lists the memory-mapped registers for the CPU_ITM. All register offset addresses not listed in
should be considered as reserved locations and the register contents should not be modified.
Table 2-26. CPU_ITM Registers
Offset
Acronym
Register Name
Section
0h
STIM0
Stimulus Port 0
4h
STIM1
Stimulus Port 1
8h
STIM2
Stimulus Port 2
Ch
STIM3
Stimulus Port 3
10h
STIM4
Stimulus Port 4
14h
STIM5
Stimulus Port 5
18h
STIM6
Stimulus Port 6
1Ch
STIM7
Stimulus Port 7
20h
STIM8
Stimulus Port 8
24h
STIM9
Stimulus Port 9
28h
STIM10
Stimulus Port 10
2Ch
STIM11
Stimulus Port 11
30h
STIM12
Stimulus Port 12
34h
STIM13
Stimulus Port 13
38h
STIM14
Stimulus Port 14
3Ch
STIM15
Stimulus Port 15
40h
STIM16
Stimulus Port 16
44h
STIM17
Stimulus Port 17
48h
STIM18
Stimulus Port 18
4Ch
STIM19
Stimulus Port 19
50h
STIM20
Stimulus Port 20
54h
STIM21
Stimulus Port 21
58h
STIM22
Stimulus Port 22
5Ch
STIM23
Stimulus Port 23
60h
STIM24
Stimulus Port 24
64h
STIM25
Stimulus Port 25
68h
STIM26
Stimulus Port 26
6Ch
STIM27
Stimulus Port 27
70h
STIM28
Stimulus Port 28
74h
STIM29
Stimulus Port 29
78h
STIM30
Stimulus Port 30
7Ch
STIM31
Stimulus Port 31
E00h
TER
Trace Enable
E40h
TPR
Trace Privilege
E80h
TCR
Trace Control
FB0h
LAR
Lock Access
FB4h
LSR
Lock Status
51
SWCU117A – February 2015 – Revised March 2015
Copyright © 2015, Texas Instruments Incorporated