Motorola MVME5100 사용자 설명서

다운로드
페이지 330
2-42
Computer Group Literature Center Web Site
Hawk PCI Host Bridge & Multi-Processor Interrupt Controller
2
When any bit in the ESTAT is set, the PHB will attempt to latch as much 
information as possible about the error in the PPC Error Address 
(EADDR) and Attribute Registers (EATTR). Information is saved as 
follows:
Each ESTAT error bit may be programmed to generate a machine check 
and/or a standard interrupt. The error response is programmed through the 
PPC Error Enable Register (EENAB) on a source by source basis. When a 
machine check is enabled, either the XID field in the EATTR Register or 
the DFLT bit in the EENAB Register determines the master to which the 
machine check is directed. For errors in which the master who originated 
the transaction can be determined, the XID field is used. For errors not 
associated with a particular PPC master, or associated with masters other 
than processor 0,1 or 2, the DFLT bit is used. One example of an error 
condition which cannot be associated with a particular PPC master would 
be a PCI system error.
Watchdog Timers
PHB features two watchdog timers called Watchdog Timer 1 (WDT1) and 
Watchdog Timer 2 (WDT2). Although both timers are functionally 
equivalent, each timer operates completely independent of each other. 
WDT1 and WDT2 are initialized at reset to a count value of 8 seconds and 
16 seconds respectively. The timers are designed to be reloaded by 
software at any time.
Error 
Status
Error Address and 
Attributes
XBTO
From PPC bus
XDPE
From PPC bus
PRTA
From PCI bus
PSMA
From PCI bus
PPER
Invalid
PSER
Invalid