Samsung 1GB 400MHz DDR M368L2923DUN-CCC 전단

제품 코드
M368L2923DUN-CCC
다운로드
페이지 25
DDR SDRAM
256MB, 512MB, 1GB Unbuffered DIMM
Rev. 0.1 June 2005
(Populated as 2 bank of x8 DDR SDRAM Module)
6.4 1GB, 128M x 64 Non ECC Module (M368L2923DUN)
CS0
DQS0
DM0
DM/
CS
DQS
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
D0
DQS1
DM1
DM/
CS
DQS
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
D1
DQS2
DM2
DM/
CS
DQS
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
D2
DQS3
DM3
DM/
CS
DQS
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
D3
DQS4
DM4
DM/
CS
DQS
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
D4
DQS5
DM5
DM/
CS
DQS
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
D5
DQS6
DM6
DM/
CS
DQS
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
D6
DQS7
DM7
DM/
CS
DQS
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
D7
I/O 7
I/O 6
I/O 1
I/O 0
I/O 5
I/O 4
I/O 3
I/O 2
I/O 5
I/O 6
I/O 1
I/O 0
I/O 7
I/O 4
I/O 3
I/O 2
I/O 5
I/O 4
I/O 1
I/O 0
I/O 7
I/O 6
I/O 3
I/O 2
I/O 5
I/O 6
I/O 1
I/O 0
I/O 7
I/O 4
I/O 3
I/O 2
I/O 7
I/O 6
I/O 1
I/O 2
I/O 5
I/O 4
I/O 3
I/O 0
I/O 7
I/O 6
I/O 1
I/O 0
I/O 5
I/O 4
I/O 3
I/O 2
I/O 7
I/O 6
I/O 1
I/O 2
I/O 5
I/O 4
I/O 3
I/O 0
I/O 7
I/O 6
I/O 1
I/O 0
I/O 5
I/O 4
I/O 3
I/O 2
DM/
CS
DQS
D8
DM/
CS
DQS
D9
DM/
CS
DQS
D10
DM/
CS
DQS
D11
I/O 0
I/O 1
I/O 6
I/O 7
I/O 2
I/O 3
I/O 4
I/O 5
DM/
CS
DQS
D12
DM/
CS
DQS
D13
DM/
CS
DQS
D14
DM/
CS
DQS
D15
CS1
I/O 2
I/O 1
I/O 6
I/O 7
I/O 0
I/O 3
I/O 4
I/O 5
I/O 2
I/O 3
I/O 6
I/O 7
I/O 0
I/O 1
I/O 4
I/O 5
I/O 2
I/O 1
I/O 6
I/O 7
I/O 0
I/O 3
I/O 4
I/O 5
I/O 0
I/O 1
I/O 6
I/O 5
I/O 2
I/O 3
I/O 4
I/O 7
I/O 0
I/O 1
I/O 6
I/O 7
I/O 2
I/O 3
I/O 4
I/O 5
I/O 0
I/O 1
I/O 6
I/O 5
I/O 2
I/O 3
I/O 4
I/O 7
I/O 0
I/O 1
I/O 6
I/O 7
I/O 2
I/O 3
I/O 4
I/O 5
A0 - A12
A0-A12: DDR SDRAMs D0 - D15
RAS
RAS : DDR SDRAMs D0 - D15
CAS
CAS : DDR SDRAMs D0 - D15
WE
WE : DDR SDRAMs D0 - D15
BA0 - BA1
BA0-BA1 : DDR SDRAMs D0 - D15
V
SS
D0 - D15
V
DD
/V
DDQ
D0 - D15
D0 - D15
VREF
V
DDSPD
SPD
D0 - D15
*Clock Net Wiring
* Clock Wiring
Clock 
Input
DDR SDRAMs
*CK0/CK0
*CK1/CK1
*CK2/CK2
4 DDR SDRAMs
6 DDR SDRAMs
6 DDR SDRAMs
A0
Serial PD
A1
A2
SA0
SA1
SA2
SCL
SDA
WP
Card
Edge
D3/D0/D5
D11/D8/D13
Cap/D1/D6 
Cap/D9/D14
D4/D2/D7
D12/D10/D15
R=120
Ω
CK0/1/2
*
*
CKE 0/1
CKE : DDR SDRAMs D0 - D15
CK0/1/2
Notes : 
1. DQ-to-I/O wiring is shown as recommended 
but may be changed.
2. DQ/DQS/DM/CKE/CS relationships must be 
maintained as shown.
3. DQ, DQS, DM/DQS resistors: 22 Ohms + 5%.
4. BAx, Ax, RAS, CAS, WE resistors: 3 Ohms +  
    5%