Texas Instruments DAC8551EVM Evaluation Module DAC8551EVM DAC8551EVM 데이터 시트

제품 코드
DAC8551EVM
다운로드
페이지 19
www.ti.com
1.2.2
Reference Voltage
1.3
EVM Basic Functions
EVM Overview
The negative rail of the output operational amplifier, U2, can be selected between VSS and AGND via W5
jumper. The external operational amplifier is installed as an option to provide output signal conditioning or
for other output mode requirements desired.
The +5-V precision voltage reference is provided as the main source to supply the external voltage
reference for the DAC through REF02, U3, via jumper W4 by shorting pins 1 and 2. The reference voltage
goes through an adjustable 100-k
Ω
potentiometer, R11, in series with 20-k
Ω
R10, to allow the user to
adjust the reference voltage to its desired settings. The voltage reference then is buffered through U8A as
seen by the device under test. The test points TP1, TP2, and TP5 are also provided, as well as J4-18 and
J4-20, to allow the user to connect another external reference source if the onboard reference circuit is not
desired. The external voltage reference should not exceed +5 Vdc.
The REF02 precision reference is powered by V
CC
(+15 V) through J1-3 or J6-1 terminal.
An optional +4.096-V precision voltage reference also is provided to supply the external voltage reference
and set the voltage output range of the DAC under test through REF3240, U4, via jumper resistor, R15.
When using U4 as a reference source, ensure that pin J4-20 is not energized; otherwise, damage to the
EVM and the host board may occur.
The test point TP1 and J4-20 are provided to allow the user to connect to another external reference
source if the onboard reference circuit is not desired. The external voltage reference should not exceed
the applied power supply, V
DD
, of the DAC under test.
The REF3240 precision reference is powered by +5 VA through J6-3 or J5-3 terminal (if installed).
CAUTION
When applying an external voltage reference through TP1 or J4-20, ensure that
it does not exceed +5 V maximum. Otherwise, this can permanently damage
the DAC8550/51/52, U1, device under test.
This EVM is designed primarily as a functional evaluation platform to test certain functional characteristics
of the DAC8550/51/52 DAC. Functional evaluation of the installed DAC device can be accomplished with
the use of any microprocessor, TI DSP, or some sort of a signal/waveform generator.
The headers J2 (top side) and P2 (bottom side) are pass-through connectors provided to allow the control
signals and data required to interface a host processor or waveform generator to the DAC8550/51/52EVM
using a custom-built cable.
A TI adapter interface board, the 5-6K Interface Board, is also available to fit and mate with TI’s C5000
and C6000 DSP Starter Kits (DSK). This eliminates problems involved in building a custom cable. In
addition, this EVM can connect to and interface with an MSP430-based platform (HPA449) that uses the
MSP430F449 microprocessor. For more details or information regarding the 5-6K Interface Board or the
HPA449 platform, call Texas Instruments or send an e-mail to dataconvapps@list.ti.com.
The DAC outputs can be monitored through the selected pins of the J4 header connector. The output(s)
can be switched through their respective jumpers W2 and W7 for the purpose of stacking. Stacking allows
a total of two (for DAC8550/51) or four (for DAC8552) DAC channels to be used, providing that the frame
synchronization signal, SYNC, is unique for each EVM board stacked.
In addition, the option of selecting one DAC output that can be fed to the non-inverting side of the output
operational amplifier, U2, is also possible by using a jumper across the selected pins of J4. The output
operational amplifier, U2, must first be configured correctly for the desired waveform characteristic (see
Section 3 of this user’s guide).
shows a block diagram of the DAC8550/51/52EVM.
SLAU172A – December 2005 – Revised September 2006
DAC8550/51/52 Evaluation Module
3