Texas Instruments Three Input, Thirteen Output, Clock Jitter Cleaner with Dual Cascaded PLLs and Integrated 2.5 GHz VC L LMK04816BEVAL/NOPB 데이터 시트

제품 코드
LMK04816BEVAL/NOPB
다운로드
페이지 76
 
L M K 0 4 8 1 6   E V A L U A T I O N   B O A R D   O P E R A T I N G   I N S T R U C T I O N S  
 
 
 
 
SNLU107 
32 
Phase Detector Polarity 
PLL2_CP_POL 
PLL2 Phase Detector Polarity. 
Click on the polarity sign to toggle polarity 
“+” or “–”. 
Charge Pump Gain 
PLL2_CP_GAIN 
PLL2 Charge Pump Gain. 
Left-click/right-click to increase/decrease 
charge pump gain (100, 400, 1600, 3200 
uA). 
Charge Pump State 
PLL2_CP_TRI 
PLL2 Charge Pump State. 
Click to toggle between Active and Tri-State. 
 
Changes made on this tab will be reflected in the Clock Outputs tab.  The VCO Frequency 
should conform to the specified internal VCO frequency range for the LMK04816B device (per 
Table 2). 
 
Bits/Pins Tab 
 
Figure 13: Bits/Pins tab 
 
The Bits/Pins tab allows the user to program bits directly, many of which are not available on 
other tabs.  Brief descriptions for the controls on this tab are provided in Table 10 to supplement 
the datasheet.  Refer to the LMK04816 Family Datasheet for more information. 
 
TIP: Right-clicking any register name in the Bits/Pins tab will display a Help prompt with the 
register address, data bit location/length, and a brief register description.