Texas Instruments THS770006 Evaluation Module THS770006EVM THS770006EVM 데이터 시트

제품 코드
THS770006EVM
다운로드
페이지 39
0
62.5
Frequency (MHz)
0
10
20
30
40
50
60
70
80
90
100
110
-
-
-
-
-
-
-
-
-
-
-
-
-
120
130
dBFS
10
25
30
35
5
15
20
55
40 45
50
SBOS520B
JULY 2010
REVISED JANUARY 2012
TESTING WITH AN AC-COUPLED LOW-PASS FILTER
For testing purposes, a 150MHz, first-order, low-pass filter is built. The design gives approximately 1.6dB
insertion loss at low frequency, requiring the amplifier signal be 2.7V
PP
in order to drive the ADC to
1dBFS.
With 2.7V
PP
amplifier output voltage swing and 180MHz (
3dB) bandwidth, the expected SNR from the amplifier
+ antialias filter is 84.4dB. When added in combination with the 16-bit, 130MSPS ADC, the total expected SNR is
74.7dBFS for the typical case. Note the frequency response is approximately
1dB at 100MHz, which requires
even higher amplitude for the following test.
shows the resulting FFT plot when driving the ADC to
1dBFS with a 100MHz sine wave, and
sampling at 125MSPS. Test results showed 91dBc SFDR from second- and third-order harmonic and 73.1dBFS
SNR; analysis of the plot is shown in
versus typical ADC specifications. As a result of harmonic
attenuation and phase shift between the amplifier and ADC, harmonic performance is better than predicted from
the worst-case scenario described previously. Typical expected results should be approximately 90dBc SFDR
and 73dBFS SNR.
Figure 41. FFT Plot of THS770006 + 180MHz LPF + 16-Bit ADC with Single-Tone at 100MHz
Table 4. Analysis of FFT for THS770006 + 180MHz LPF + 16-Bit ADC at 100MHz vs Typical ADC
Specifications
CONFIGURATION
ADC INPUT
SNR
HD2
HD3
THS770006 + BPF + 16-Bit ADC
1dBFS
73.1dBFS
91dBc
91dBc
16-Bit ADC Only (typ)
1dBFS
75.2dBFS
100dBc
100dBc
Copyright
©
2010
2012, Texas Instruments Incorporated
27
Product Folder Link(s):