Texas Instruments MSP430F677xIPEU & MSP430F677x1IPEU 128-Pin target board MSP-TS430PEU128 MSP-TS430PEU128 데이터 시트

제품 코드
MSP-TS430PEU128
다운로드
페이지 162
ECCN 5E002 TSPA - Technology / Software Publicly Available
MSP430F677x
,
MSP430F676x
,
MSP430F674x
SLAS768D – SEPTEMBER 2012 – REVISED DECEMBER 2013
Auxiliary Supply System
The auxiliary supply system provides the option to operate the device from auxiliary supplies when the primary
supply fails. There are two auxiliary supplies (AUXVCC1 and AUXVCC2) supported in MSP430F67xx. This
module supports automatic and manual switching from primary supply to auxiliary supplies while maintaining full
functionality. It allows threshold-based monitoring of primary and auxiliary supplies. The device can be started
from primary supply or AUXVCC1, whichever is higher. Auxiliary supply system enables internal monitoring of
voltage levels on primary and auxiliary supplies using ADC10_A. This module also implements a simple charger
for backup capacitors.
Backup Subsystem
The Backup subsystem operates on a dedicated power supply AUXVCC3. This subsystem includes low-
frequency oscillator, Real-Time Clock module, and Backup RAM. The functionality of Backup subsystem is
retained during LPM3.5. The Backup subsystem module registers cannot be accessed by CPU when the high
side SVS is disabled by user.
Digital I/O
There are up to eleven 8-bit I/O ports implemented. For 128-pin options, Ports P1 to P10 are complete, and Port
P11 is 6 bits wide. For 100-pin options, Ports P1 to P7 are complete, Port P8 is 2 bits wide, and ports P9, P10,
and P11 are completely removed. Port PJ contains four individual I/O pins, common to all devices. All I/O bits are
individually programmable.
Any combination of input, output, and interrupt conditions is possible.
Programmable pullup or pulldown on all ports.
Programmable drive strength on all ports.
Edge-selectable interrupt and LPM3.5, LPM4.5 wakeup input capability available for all bits of ports P1 and
P2.
Read-write access to port-control registers is supported by all instructions.
Ports can be accessed byte-wise (P1 Through P11) or word-wise in pairs (PA Through PF).
Port Mapping Controller
The port mapping controller allows flexible and reconfigurable mapping of digital functions to Ports P2, P3, and
P4.
Table 15. Port Mapping Mnemonics and Functions
VALUE
PxMAPy MNEMONIC
INPUT PIN FUNCTION
OUTPUT PIN FUNCTION
0
PM_NONE
None
DVSS
PM_UCA0RXD
eUSCI_A0 UART RXD (direction controlled by eUSCI – Input)
1
PM_UCA0SOMI
eUSCI_A0 SPI slave out master in (direction controlled by eUSCI)
PM_UCA0TXD
eUSCI_A0 UART TXD (direction controlled by eUSCI – Output)
2
PM_UCA0SIMO
eUSCI_A0 SPI slave in master out (direction controlled by eUSCI)
3
PM_UCA0CLK
eUSCI_A0 clock input/output (direction controlled by eUSCI)
4
PM_UCA0STE
eUSCI_A0 SPI slave transmit enable (direction controlled by eUSCI)
PM_UCA1RXD
eUSCI_A1 UART RXD (direction controlled by eUSCI – Input)
5
PM_UCA1SOMI
eUSCI_A1 SPI slave out master in (direction controlled by eUSCI)
PM_UCA1TXD
eUSCI_A1 UART TXD (direction controlled by eUSCI – Output)
6
PM_UCA1SIMO
eUSCI_A1 SPI slave in master out (direction controlled by eUSCI)
7
PM_UCA1CLK
eUSCI_A1 clock input/output (direction controlled by eUSCI)
8
PM_UCA1STE
eUSCI_A1 SPI slave transmit enable (direction controlled by eUSCI)
PM_UCA2RXD
eUSCI_A2 UART RXD (direction controlled by eUSCI – Input)
9
PM_UCA2SOMI
eUSCI_A2 SPI slave out master in (direction controlled by eUSCI)
PM_UCA2TXD
eUSCI_A2 UART TXD (direction controlled by eUSCI – Output)
10
PM_ UCA2SIMO
eUSCI_A2 SPI slave in master out (direction controlled by eUSCI)
11
PM_UCA2CLK
eUSCI_A2 clock input/output (direction controlled by eUSCI)
34
Copyright © 2012–2013, Texas Instruments Incorporated