Texas Instruments MSP430F677xIPEU & MSP430F677x1IPEU 128-Pin target board MSP-TS430PEU128 MSP-TS430PEU128 데이터 시트

제품 코드
MSP-TS430PEU128
다운로드
페이지 162
ECCN 5E002 TSPA - Technology / Software Publicly Available
MSP430F677x
,
MSP430F676x
,
MSP430F674x
SLAS768D – SEPTEMBER 2012 – REVISED DECEMBER 2013
PMM, SVS Low Side
over recommended ranges of supply voltage and operating free-air temperature (unless otherwise noted)
PARAMETER
TEST CONDITIONS
MIN
TYP
MAX
UNIT
SVSLE = 0, PMMCOREV = 2
0
nA
I
(SVSL)
SVS
L
current consumption
SVSLE = 1, PMMCOREV = 2, SVSLFP = 0
200
nA
SVSLE = 1, PMMCOREV = 2, SVSLFP = 1
1.5
µA
SVSLE = 1, dV
CORE
/dt = 10 mV/µs, SVSLFP = 1
2.5
t
pd(SVSL)
SVS
L
propagation delay
µs
SVSLE = 1, dV
CORE
/dt = 1 mV/µs, SVSLFP = 0
20
SVSLE = 0
→ 1, dV
CORE
/dt = 10 mV/µs,
12.5
SVSLFP = 1
t
(SVSL)
SVS
L
on or off delay time
µs
SVSLE = 0
→ 1, dV
CORE
/dt = 1 mV/µs,
100
SVSLFP = 0
PMM, SVM Low Side
over recommended ranges of supply voltage and operating free-air temperature (unless otherwise noted)
PARAMETER
TEST CONDITIONS
MIN
TYP
MAX
UNIT
SVMLE = 0, PMMCOREV = 2
0
nA
I
(SVML)
SVM
L
current consumption
SVMLE = 1, PMMCOREV = 2, SVMLFP = 0
200
nA
SVMLE = 1, PMMCOREV = 2, SVMLFP = 1
1.5
µA
SVMLE = 1, dV
CORE
/dt = 10 mV/µs, SVMLFP = 1
2.5
t
pd(SVML)
SVM
L
propagation delay
µs
SVMLE = 1, dV
CORE
/dt = 1 mV/µs, SVMLFP = 0
20
SVMLE = 0
→ 1, dV
CORE
/dt = 10 mV/µs,
12.5
SVMLFP = 1
t
(SVML)
SVM
L
on or off delay time
µs
SVMLE = 0
→ 1, dV
CORE
/dt = 1 mV/µs,
100
SVMLFP = 0
Wake-Up From Low-Power Modes and Reset
over recommended ranges of supply voltage and operating free-air temperature (unless otherwise noted)
PARAMETER
TEST CONDITIONS
MIN
TYP
MAX
UNIT
Wake-up time from LPM2,
PMMCOREV = SVSMLRRL = n
f
MCLK
≥ 4.0 MHz
5
t
WAKE-UP-FAST
LPM3, or LPM4 to active
(where n = 0, 1, 2, or 3),
µs
f
MCLK
< 4.0 MHz
10
mode
(1)
SVSLFP = 1
Wake-up time from LPM2,
PMMCOREV = SVSMLRRL = n
t
WAKE-UP-SLOW
LPM3 or LPM4 to active
(where n = 0, 1, 2, or 3),
150
165
µs
mode
(2)
SVSLFP = 0
Wake-up time from LPM4.5 to
t
WAKE-UP-LPM4.5
2
3
ms
active mode
(3)
Wake-up time from RST or
t
WAKE-UP-RESET
2
3
ms
BOR event to active mode
(3)
(1)
This value represents the time from the wakeup event to the first active edge of MCLK. The wakeup time depends on the performance
mode of the low side supervisor (SVS
L
) and low side monitor (SVM
L
). Fastest wakeup times are possible with SVS
L
and SVM
L
in full
performance mode or disabled when operating in AM, LPM0, and LPM1. Various options are available for SVS
L
and SVM
L
while
operating in LPM2, LPM3, and LPM4. See the Power Management Module and Supply Voltage Supervisor chapter in the MSP430x5xx
and MSP430x6xx Family User's Guide 
(
(2)
This value represents the time from the wakeup event to the first active edge of MCLK. The wakeup time depends on the performance
mode of the low side supervisor (SVS
L
) and low side monitor (SVM
L
). In this case, the SVS
L
and SVM
L
are in normal mode (low current)
mode when operating in AM, LPM0, and LPM1. Various options are available for SVS
L
and SVM
L
while operating in LPM2, LPM3, and
LPM4. See the Power Management Module and Supply Voltage Supervisor chapter in the MSP430x5xx and MSP430x6xx Family User's
Guide 
(
).
(3)
This value represents the time from the wakeup event to the reset vector execution.
72
Copyright © 2012–2013, Texas Instruments Incorporated