Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X 데이터 시트

제품 코드
DK-TM4C129X
다운로드
페이지 2182
Register 37: SHA System Configuration (SHA_SYSCONFIG), offset 0x110
System configuration register
Note:
After one operation has completed, the SHA_SYSCONFIG register must be cleared and
re-configured for the next operation to ensure proper µDMA and data operation functionality.
SHA System Configuration (SHA_SYSCONFIG)
Base 0x4403.4000
Offset 0x110
Type RW, reset 0x0000.0001
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
reserved
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
reserved
SOFTRESET
IT_EN
DMA_EN
SIDLE
reserved
SADVANCED
reserved
RO
RW
RW
RW
RW
RW
RO
RW
RO
RO
RO
RO
RO
RO
RO
RO
Type
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
Description
Reset
Type
Name
Bit/Field
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0
RO
reserved
31:8
Advanced Mode Enable
Description
Value
Legacy mode enabled for the Secure World. In Legacy mode,
the Secure World, the context input DMA request, and the result
output DMA request are masked. This means that neither
DMAREQUEST_CTXIN_S and DMAREQUEST_CTXOUT_S
are asserted.
0
Advanced mode is enabled. These DMA requests are enabled
by bit 3 of this register.
1
0
RW
SADVANCED
7
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0
RO
reserved
6
Sidle mode
Description
Value
Force-idle mode
0x0
reserved
0x1-0x3
0
RW
SIDLE
5:4
December 13, 2013
1092
Texas Instruments-Advance Information
SHA/MD5 Accelerator