Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X 데이터 시트

제품 코드
DK-TM4C129X
다운로드
페이지 2182
Register 4: UART IrDA Low-Power Register (UARTILPR), offset 0x020
The UARTILPR register stores the 8-bit low-power counter divisor value used to derive the low-power
SIR pulse width clock by dividing down the system clock (SysClk). All the bits are cleared when
reset.
The internal
IrLPBaud16
clock is generated by dividing down SysClk according to the low-power
divisor value written to UARTILPR. The duration of SIR pulses generated when low-power mode
is enabled is three times the period of the
IrLPBaud16
clock. The low-power divisor value is
calculated as follows:
ILPDVSR = SysClk / F
IrLPBaud16
where
F
IrLPBaud16
is nominally 1.8432 MHz.
Because the
IrLPBaud16
clock is used to sample transmitted data irrespective of mode, the
ILPDVSR
field must be programmed in both low power and normal mode,such that 1.42 MHz <
F
IrLPBaud16
< 2.12 MHz, resulting in a low-power pulse duration of 1.41–2.11 μs (three times the
period of
IrLPBaud16
). The minimum frequency of
IrLPBaud16
ensures that pulses less than
one period of
IrLPBaud16
are rejected, but pulses greater than 1.4 μs are accepted as valid pulses.
Note:
Zero is an illegal value. Programming a zero value results in no
IrLPBaud16
pulses being
generated.
UART IrDA Low-Power Register (UARTILPR)
UART0 base: 0x4000.C000
UART1 base: 0x4000.D000
UART2 base: 0x4000.E000
UART3 base: 0x4000.F000
UART4 base: 0x4001.0000
UART5 base: 0x4001.1000
UART6 base: 0x4001.2000
UART7 base: 0x4001.3000
Offset 0x020
Type RW, reset 0x0000.0000
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
reserved
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
ILPDVSR
reserved
RW
RW
RW
RW
RW
RW
RW
RW
RO
RO
RO
RO
RO
RO
RO
RO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
Description
Reset
Type
Name
Bit/Field
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0x0000.00
RO
reserved
31:8
IrDA Low-Power Divisor
This field contains the 8-bit low-power divisor value.
0x00
RW
ILPDVSR
7:0
December 13, 2013
1332
Texas Instruments-Advance Information
Universal Asynchronous Receivers/Transmitters (UARTs)