Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X 데이터 시트

제품 코드
DK-TM4C129X
다운로드
페이지 2182
recommended. The Pulse HX1188 transformer has been tested and is known to successfully interface
to the Ethernet PHY.
Note:
If the PHY is not to be used, then the
EN0RXIN
/
EN0TX0N EN0RXIP
/
EN0TX0P
pair should
be left unconnected and the
RBIAS
pin should be unconnected as well.
Note:
When entering hibernation in VDD3ON mode, the supply rails to the Ethernet resistors R1,
R2, R3, R4 found in Figure 24-16 on page 1655 must be switched off.
24.5.3.2
Functional Configuration and Initialization
After reset, when the EMAC is powered and enabled, the EMACPC default register reset value is
sampled and used to configure the PHY. The results of this configuration can also be read in the
following EPHY registers:
■ EPHYBMCR register (MR0)
■ EPHYCFG1 register (MR9)
■ EPHYCFG2 register (MR10)
■ EPHYCFG3 register (MR11)
■ EPHYCTL register (MR25)
The mappings of the EMACPC register bits to the PHY register and bits are as follows:
Table 24-35. EMACPC to PHY Register Mapping
Corresponding PHY Bit (Bit No.)
Corresponding PHY Register
EMACPC Register Bit
N/A
N/A
PHYEXT
N/A
N/A
DIGRESTART
ODDNDETDIS (1)
EPHYCFG2
NIBDETDIS
RXERRIDLE (2)
EPHYCFG2
RXERIDLE
ISOMILL (3)
EPHYCFG2
ISOMILL
LLR (7)
EPHYCFG1
LRR
TDRAR (8)
EPHYCFG1
TDRRUN
FLDWNM (4:0)
EPHYCFG3
FASTLDMODE
POLSWAP (7)
EPHYCFG3
POLSWAP
MDIMDIXS (6)
EPHYCFG3
MDISWAP
RAMDIX (5)
EPHYCFG1
RBSTMDIX
FAMDIX (6)
EPHYCFG1
FASTMDIX
AUTOMDI (15)
EPHYCTL
MDIXEN
FRXDVDET (1)
EPHYCFG1
FASTRXDV
FLUPPD (6)
EPHYCFG2
FASTLUPD
EXTFD (5)
EPHYCFG2
EXTFD
FASTANEN (4)
EPHYCFG1
FASTANEN
FANSEL (3:2)
EPHYCFG1
FASTANSEL
ANEN
EPHYBMCR
ANEN
N/A
N/A
ANMODE
N/A
N/A
PHYHOLD
December 13, 2013
1656
Texas Instruments-Advance Information
Ethernet Controller