Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X 데이터 시트

제품 코드
DK-TM4C129X
다운로드
페이지 2182
Register 95: Ethernet PHY 10Base-T Status/Control - MR26 (EPHY10BTSC),
address 0x01A
This register provides the ability to control and read status of the PHY's internal 10Base-T
functionality.
Ethernet PHY 10Base-T Status/Control - MR26 (EPHY10BTSC)
Base n/a
Address 0x01A
Type RW, reset 0x0000
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
JABBERD
reserved
POLSTAT
reserved
NLPDIS
reserved
SQUELCH
RXTHEN
reserved
RO
RO
RO
RO
RO
RO
RO
RW
RO
RW
RW
RW
RW
RW
RO
RO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
Description
Reset
Type
Name
Bit/Field
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0
RO
reserved
15:14
Lower Receiver Threshold Enable
Description
Value
Normal 10Base-T operation.
0
Enable 10Base-T lower receiver threshold to allow operation
with longer cables
1
0
RW
RXTHEN
13
Squelch Configuration
Used to set the Peak Squelch ON threshold for the 10Base-T receiver.
Every value corresponds to a 50-mV increase. The squelch threshold
range is from 200 mV to 600 mV. The default Squelch threshold is set
to 200 mV.
Values 0xA to 0xF are reserved.
0x0
RW
SQUELCH
12:9
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0
RO
reserved
8
Normal Link Pulse (NLP) Transmission Control
Description
Value
Enable transmission of Normal Link Pulses (NLPs).
0
Disable transmission of Normal Link Pulses (NLPs).
1
0
RW
NLPDIS
7
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0
RO
reserved
6:5
December 13, 2013
1830
Texas Instruments-Advance Information
Ethernet Controller