Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X 데이터 시트

제품 코드
DK-TM4C129X
다운로드
페이지 2182
Figure 26-1 on page 1848 shows the LCD controller details. The raster and LIDD Controllers are
responsible for generating the correct external timing. The DMA engine provides a constant flow of
data from the frame buffer(s) to the external LCD panel via the Raster and LIDD Controllers. In
addition, CPU access is provided to read and write registers.
The solid, thick lines in Figure 13-1 indicate the data path. For more information on the Raster
Controller data path, see Figure 26-2 on page 1855 .
Figure 26-1. LCD Block Diagram
Palette
RAM
Gray-scaler/
serializer
Output
FIFO
MUX
MUX
Raster
Controller
Raster
Controller
MUX
LIDD
Controller
Registers
DMA
DMA
Control
Registers
Input
FIFO
TFT
STN
DMA
Block
System
Clock
LCD
Block
LCDFP
LCDLP
LCDCP
LCDAC
LCDMCLK
LCDDATA[23:0]
CPU
read/
write
26.2
Signal Description
The following table lists the external signals of the LCD controller and describes the function of
each.
Table 26-1. LCD Signals (212BGA)
Description
Buffer Type
Pin Type
Pin Mux / Pin
Assignment
Pin Number
Pin Name
LCD AC bias or latch enable in Raster mode;
Primary chip select (CS0)/Primary Enable (E0) in
LIDD MPU/Hitachi mode
TTL
O
PJ6 (15)
N1
LCDAC
LCD Pixel Clock in Raster mode; read strobe or
read/write strobe in LIDD mode
TTL
O
PR0 (15)
N5
LCDCP
LCD Data Pin 0 input/output.
TTL
I/O
PR4 (15)
P3
LCDDATA00
LCD Data Pin 1 input/output.
TTL
I/O
PR5 (15)
P2
LCDDATA01
LCD Data Pin 2 input/output.
TTL
I/O
PF7 (15)
U8
LCDDATA02
LCD Data Pin 3 input/output.
TTL
I/O
PR3 (15)
V8
LCDDATA03
LCD Data Pin 4 input/output.
TTL
I/O
PR6 (15)
W9
LCDDATA04
LCD Data Pin 5 input/output.
TTL
I/O
PR7 (15)
R10
LCDDATA05
December 13, 2013
1848
Texas Instruments-Advance Information
LCD Controller