Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X 데이터 시트

제품 코드
DK-TM4C129X
다운로드
페이지 2182
Register 174: Ethernet MAC Power Control (PCEMAC), offset 0x99C
The PCEMAC register controls the power applied to the EMAC module. The function of this bit
depends on the current state of the device (Run, Sleep or Deep-Sleep mode) and value of the
corresponding bits in the RCGCEMACSCGCEMAC and DCGCEMAC registers. If the
Rn
,
Sn
, or
Dn
bit of the respective RCGCEMACSCGCEMAC and DCGCEMAC registers is 1 and the device
is in that mode, the module is powered and receives a clock irrespective of what the corresponding
Pn
bit in the PCEMAC register is.
However, if the
Rn
,
Sn
, or
Dn
bit of the respective RCGCEMACSCGCEMAC and DCGCEMAC
registers is 0 and the device is in that mode, then the module behaves differently depending on the
value of the corresponding
Pn
bit in the PCEMAC register. In this case, when the
Pn
bit is clear the
module is not powered and does not receive a clock. If the
Pn
bit is set, the module is powered but
does not receive a clock. The table below details the differences.
Table 5-36. Module Power Control
Description
Pn
Rn, Sn or Dn Value in
Respective RCGCx,
SCGCx, or DCGCx
Register
Module is not powered and does not receive a clock. In this case, the peripheral's
state is not retained.
This is the lowest power consumption state of any peripheral since it consumes no
dynamic nor leakage current. Hardware should perform a peripheral reset if the active
mode changes and the RCGCxSCGCx, or DCGCx register is a 1 or the
P0
bit is
changed to a 1.
Software must re-initialize the peripheral when re-enabled due to the loss of state.
0
0
Module is powered, but does not receive a clock.
In this case, the peripheral is inactive. This is the second-lowest power consumption
of any peripheral since it consumes only leakage current.
1
0
Module is powered and receives a clock.
X
1
Ethernet MAC Power Control (PCEMAC)
Base 0x400F.E000
Offset 0x99C
Type RW, reset 0x0000.0001
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
reserved
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
P0
reserved
RW
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
Type
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
Description
Reset
Type
Name
Bit/Field
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0
RO
reserved
31:1
521
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller