Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X 데이터 시트

제품 코드
DK-TM4C129X
다운로드
페이지 2182
Register 33: Hibernation Clock Control (HIBCC), offset 0xFC8
This register enables alternate clock sources.
Note:
This register is in the system clock domain. Writes to this register do not require waiting for
the
WRC
bit of the HIBCTL register to be set.
Hibernation Clock Control (HIBCC)
Base 0x400F.C000
Offset 0xFC8
Type RW, reset 0x0000.0000
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
reserved
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
SYSCLKEN
reserved
RW
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
Type
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
Description
Reset
Type
Name
Bit/Field
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0x0000
RO
reserved
31:1
RTCOSC to System Clock Enable
This bit RTCOSC clock to be sent to the system control for selection as
a possible system clock source. Default mode is disabled to support
low power modes.
Description
Value
RTCOSC is not available as a system clock source.
0
RTCOSC is available for use as a system clock source.
1
0x0
RW
SYSCLKEN
0
629
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller