Texas Instruments DP83849IFVS Basic product evaluation and customer demo board with FX DP83849IFVS-EVK/NOPB DP83849IFVS-EVK/NOPB 데이터 시트

제품 코드
DP83849IFVS-EVK/NOPB
다운로드
페이지 8
 
 
October 2006 
 
 
Tung Ngo 
 
 
v1.1 
National Semiconductor Corp 
 
 
 
 
LED options:  
PORT A: Add jumpers to J45 pins 1-2 for LINK, J46 pins 1-2 for SPEED, J47 pins 1-2 for ACT/COL  
PORT B: Add jumpers to J44 pins 1-2 for LINK, J43 pins 1-2 for SPEED, J42 pins 1-2 for ACT/COL 
The datasheet should be referenced for specific LED settings. 
 
 
Address settings:  
The PMD address for the DP83849 Physical Layer device is set by jumpers J36 and J37. 
• 
Default board setting for PORT A is PHY Address 0 and PORT B is PHY Address 1 
• 
The board may be set to other PHY Addresses as noted in the diagrams below: 
 
Setting jumpers to High = 1  
 
 
1     2 
Setting jumpers to Low = 0 
 
 
1     2 
 
 
     0 
     0 
 
     1                   0    
 
 
 
 
J36  
 
J37 
 
 
 
J36 
 
J37 
 
 
 
 
PORT A = PHY Address 0 
 
 
PORT A = PHY Address 2 
 
 
PORT B = PHY Address 1 
 
 
PORT A = PHY Address 3 
 
     
     0 
     1 
 
     1                   1   
 
 
 
 
J36  
 
J37 
 
 
 
J36 
 
J37 
 
 
 
 
PORT A = PHY Address 4 
 
 
PORT A = PHY Address 6 
 
 
PORT B = PHY Address 5 
 
 
PORT A = PHY Address 8 
 
 
Alternative clock source: 
There are two options to choose: Oscillator and Crystal. 
 
1.  On this board, a 25 MHz crystal is used as clock input for the device in MII configuration.   
2.  To use with 25 MHz oscillator, populate R225 with 0 ohm resistor, remove the crystal and C35. 
3.  To use with 50 MHz oscillator in RMII configuration, populate R223 and R224 with 22 ohms 
resistor, populate R225 with 10 ohm resistor, and remove the crystal along with C35. 
 
 
Option for RMII configuration:  
Populate R110 and R112 with 0 ohm resistors to enable RMII mode for both ports: A and B. 
Use 50 MHz clock source as stated above.