Microchip Technology MA330018 Ficha De Dados

Página de 460
©
 2007-20
12 Micro
chip Te
chnology Inc.
DS70291G-p
age  
43
dsPIC33FJ32MC302/304, dsPIC33FJ64MCX
02/X04 AND dsPIC33FJ128MCX02/X04
MODCON
0046
XMODEN
YMODEN
BWM<3:0>
YWM<3:0>
XWM<3:0>
0000
XMODSRT
0048
XS<15:1>
0
xxxx
XMODEND
004A
XE<15:1>
1
xxxx
YMODSRT
004C
YS<15:1>
0
xxxx
YMODEND
004E
YE<15:1>
1
xxxx
XBREV
0050
BREN
XB<14:0>
xxxx
DISICNT
0052
Disable Interrupts Counter Register
xxxx
TABLE 4-1:
CPU CORE REGISTERS MAP (CONTINUED)
SFR Name
Addr
Bit 15
Bit 14
Bit 13
Bit 12
Bit 11
Bit 10
Bit 9
Bit 8
Bit 7
Bit 6
Bit 5
Bit 4
Bit 3
Bit 2
Bit 1
Bit 0
All 
Resets
Legend:
x = unknown value on Reset, — = unimplemented, read as ‘0’. Reset values are shown in hexadecimal.