Справочник Пользователя для AMD LX 900@1.5W

Скачать
Страница из 680
84
AMD Geode™ LX Processors Data Book 
GLIU Register Descriptions
33234H
4.2.4.5
P2D Swiss Cheese Descriptor (P2D_SC)
GLIU0
P2D_SC[0]
MSR Address
1000002Ch
Type
R/W
Reset Value
00000000_00000000h
GLIU1
P2D_SC[0]
MSR Address
4000002Eh
Type
R/W
Reset Value
00000000_00000000h
P2D_SC Register Map
63 62 61 60 59 58 57 56 55 54 53 52 51 50 49 48 47 46 45 44 43 42 41 40 39 38 37 36 35 34 33 32
PDID1
PCMP_BIZ
RSVD
WEN
31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10
9
8
7
6
5
4
3
2
1
0
REN
RSVD
PSCBASE
P2D_SC Bit Descriptions
Bit
Name
Description
63:61
PDID1
Descriptor Destination ID 1. These bits define which Port to route the request to, if it is 
a ‘hit’ based on the other settings in this register.
000: Port 0 (GLIU0 = GLIU; GLIU1 = GLIU.)
001: Port 1 (GLIU0 = GLMC; GLIU1 = Interface to GLIU0.)
010: Port 2 (GLIU0 = Interface to GLIU1; GLIU1 = VP.)
011: Port 3 (GLIU0 = CPU Core; GLIU1 = GLCP.)
100: Port 4 (GLIU0 = DC; GLIU1 = GLPCI.)
101: Port 5 (GLIU0 = GP; GLIU1 = VIP.)
110: Port 6 (GLIU0 = Not Used; GLIU1 = SB.)
111: Port 7 (GLIU0 = Not Used; GLIU1 = Not Used.)
60
PCMP_BIZ
Compare Bizzaro Flag.
0: Consider only transactions whose Bizzaro flag is low as a potentially valid address hit. 
A low Bizzaro flag indicates a normal transaction cycle such as a memory or I/O. 
1: Consider only transactions whose Bizzaro flag is high as a potentially valid address 
hit. A high Bizzaro flag indicates a ‘special’ transaction, such as a PCI Shutdown or 
Halt cycle.
59:48
RSVD
Reserved.
47:32
WEN
Enable hits to the base for the ith 16K page for writes. When set to 1, causes the 
incoming request to be routed to the port specified in PDID1 if the incoming request is a 
write type.
31:16
REN
Enable hits to the base for the ith 16K page for reads. When set to 1, causes the 
incoming request to be routed to the port specified in PDID1 if the incoming request is a 
read type.
15:14
RSVD
Reserved.
13:0
PBASE
Physical Memory Address Base for Hit. These bits form the basis of comparison with 
incoming checks that the physical address supplied by the device’s request on address 
bits [31:18] are equal to PBASE. Bits [17:14] of the physical address are used to choose 
the ith 16K region of WEN/REN for a hit.