Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
1545
15.8.635 reg_inp_sys_csi_receiver_csi1_int_enable_type 
(inp_sys_csi_receiver_csi1_int_enable)—Offset 80108h
Interrupt Enable
Access Method
Default: 00000000h
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
inp_sys_csi_receiver_csi1_int_enable: 
ISPMMADR Type: 
PCI Configuration Register (Size: 32 bits)
ISPMMADR Reference: 
[B:0, D:3, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
u
nused_c
si1_int_enable
err_li
ne_s
ync
err_e
scap
e
er
r_data_time
out
err_fr
am
e_
data
er
r_
fr
am
e_
sy
nc
er
r_
id
err_c
rc
no_e
cc_e
rr
err_e
cc_co
rr
err_e
cc_d
oub
le
err
_
cont
rol
err_so
t_sync
_hs
err_so
t_hs
sle
ep
_
m
ode
_
exit
sl
ee
p_mode
_e
ntry
er
r_
init_timeout
ov
er
ru
n
Bit 
Range
Default & 
Access
Description
31:17
0h
RW
unused_csi1_int_enable: 
Unused
16
0h
RW
err_line_sync: 
Enable line sync error interrupt
15
0h
RW
err_escape: 
Enable escape entry error interrupt
14
0h
RW
err_data_timeout: 
Enable timeout error interrupt
13
0h
RW
err_frame_data: 
Enable frame data error interrupt
12
0h
RW
err_frame_sync: 
Enable frame sync error interrupt
11
0h
RW
err_id: 
Enable data id error interrupt
10
0h
RW
err_crc: 
Enable CRC error interrupt
9
0h
RW
no_ecc_err: 
Enable no ECC error interrupt
8
0h
RW
err_ecc_corr: 
Enable ECC error detected and corrected for one bit interrupt
7
0h
RW
err_ecc_double: 
Enable ECC error detected for two or more bits interrupt
6
0h
RW
err_control: 
Enable control error interrupt