Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
2211
18.7.37
Port 1 Power Management Status and Control USB3 
(PORTPMSC1USB3)—Offset 4E4h
Access Method
Default: 00000000h
18
0b
RW/C
Port Enabled Disabled Change (PEC): 
Note: This register is sticky.
Power Well: 
SUS
17
0b
RW/C
Connect Status Change (CSC): 
Note: This register is sticky.
Power Well: 
SUS
16
0b
RW
Port Link State Write Strobe (LWS): 
Reserved.
Power Well: 
SUS
15:14
0h
RW
Port Indicator Control (PIC): 
Note: This register is sticky.
Power Well: 
SUS
13:10
0h
RW
Port Speed (Port_Speed): 
Note: This register is sticky.
Power Well: 
SUS
9
1b
RW
Port Power (PP): 
Note: This register is sticky.
Power Well: 
SUS
8:5
5h
RW
Port Link State (PLS): 
Note: This register is sticky.
Power Well: 
SUS
4
0b
RW/S
Port Reset (PR): 
Reserved.
Power Well: 
SUS
3
0b
RW
Over-current Active (OCA): 
Note: This register is sticky.
Power Well: 
SUS
2
0b
RO
Rsvd1: 
Reserved.
Power Well: 
Core
1
0b
RW/C
Port Enabled Disabled (PED): 
Note: This register is sticky.
Power Well: 
SUS
0
0b
RW
Current Connect Status (CCS): 
Note: This register is sticky.
Power Well: 
SUS
Bit 
Range
Default & 
Access
Field Name (ID): Description
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
MBAR Type: 
PCI Configuration Register (Size: 64 bits)
MBAR Reference: 
[B:0, D:20, F:0] + 10h