Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
Intel
®
 Atom™ Processor E3800 Product Family
2514
Datasheet
Default: 02000110h
19.6.55
SUPTPRT2_DW2—Offset 898h
flag Value After Reset: 0x0 Register SUPTPRT2_DW2
Access Method
Default: 00080001h
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
SUPTPRT2_DW1: 
BAR Type: 
PCI Configuration Register (Size: 32 bits)
BAR Reference: 
[B:0, D:22, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0
NAME_ST
R
IN
G
Bit 
Range
Default & 
Access
Description
31:0
02000110h
RW
NAME_STRING: 
Reg field NAME_STRING
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
SUPTPRT2_DW2: 
BAR Type: 
PCI Configuration Register (Size: 32 bits)
BAR Reference: 
[B:0, D:22, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1
RSVD
40
HL
C
IH
I
HS
O
L1C
COM
PA
T
IBLE
_PO
R
T_
COU
N
T
C
O
MP
A
T
IBLE_P
OR
T_OFFS
ET
Bit 
Range
Default & 
Access
Description
31:20
0000h
RO
RSVD40: 
reserved
19
1h
RO
HLC: 
Hardware LMP capability (HLC) RO.when XHCI 100 - Default = 1'b1. when XHCI 
096 - Default = 1'b0 . If this bit is set to 1, the ports described by this xHCI supported 
Protocol Capability support hardware controlled USB2 Link Power Management. Refer to 
section 4.23.5.1.1.1.