Epson S1D13708 Benutzerhandbuch

Seite von 574
Page 12
Epson Research and Development
Vancouver Design Center
S1D13708
Interfacing to the Motorola MCF5307 "ColdFire" Microprocessor
X39A-G-010-01
Issue Date: 01/11/25
3.2  Host Bus Interface Signals
The Host Bus Interface requires the following signals.
• CLKI is a clock input which is required by the S1D13708 Host Bus Interface as a source 
for its internal bus and memory clocks. This clock is typically driven by the host CPU 
system clock. For this example, BCLK0 from the Motorola MCF5307 is used for CLKI.
• The address inputs AB[16:0] connect directly to the MCF5307 address bus (A[16:0]).
• DB[7:0] connects D[23:16] (the MCF5307 low order byte). DB[15:8] connects to 
D[31:24] (the MCF5307 high order byte). CNF4 must be set to select big endian mode.
• Chip Select (CS#) must be driven low by CS4 whenever the S1D13708 is accessed by 
the Motorola MCF5307.
• M/R# (memory/register) selects between memory or register accesses. This signal may 
be connected to an address line, allowing system address A17 to be connected to the 
M/R# line.
• WE0# connects to BWE0 (the low byte enable signal from the MCF5307) and must be 
driven low when the MCF5307 is writing the low byte to the S1D13708.
• WE1# connects to BWE1 (the high byte enable signal from the MCF5307) and must be 
driven low when the MCF5307 is writing the high byte to the S1D13708.
• RD# and RD/WR# are read enables for the low-order and high-order bytes, respectively. 
Both signals are driven low by OE when the Motorola MCF5307 is reading data from 
the S1D13708.
• WAIT# connects to TA and is a signal which is output from the S1D13708 that indi-
cates the host CPU must wait until data is ready (read cycle) or accepted (write cycle) on 
the host bus. Since host CPU accesses to the S1D13708 may occur asynchronously to 
the display update, it is possible that contention may occur in accessing the S1D13708 
internal registers and/or refresh memory. The WAIT# line resolves these contentions by 
forcing the host to wait until the resource arbitration is complete. This signal is active 
low and may need to be inverted if the host CPU wait state signal is active high.
• The Bus Status (BS#) signal is not used in the bus interface for Generic #1 mode and 
must be tied high to IO V
DD
.