Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
Description
Reset
Type
Name
Bit/Field
PAUSE Support for Full Duplex Links
The PAUSE bit indicates that the device is capable of providing the
symmetric PAUSE functions as defined in Annex 31B.
Encoding and resolution of PAUSE bits is defined in IEEE 802.3 Annex
28B, Tables 28B-2 and 28B-3, respectively. Pause resolution status is
reported in the Ethernet PHY Control (EPHYCTL)register.
Description
Value
MAC PAUSE not implemented
0
MAC PAUSE implemented. Advertise that the MAC has
implemented both the optional MAC control sub-layer and the
pause function as specified in clause 31 and annex 31B of
802.3u.
1
0
RW
PAUSE
10
100Base-T4 Support
Description
Value
100Base-T4 not supported by the internal PHY.
0
100Base-T4 is supported by the internal PHY.
1
0
RO
100BT4
9
100Base-TX Full Duplex Support
Description
Value
100Base-TX Full Duplex not supported by the internal PHY.
0
100Base-TX Full Duplex is supported by the internal PHY.
1
1
RW
100BTXFD
8
100Base-TX Support
Description
Value
100Base-TX not supported by the internal PHY.
0
100Base-TX is supported by the internal PHY.
1
1
RW
100BTX
7
10Base-T Full Duplex Support
Description
Value
10Base-T Full Duplex not supported by the internal PHY.
0
10Base-T Full Duplex is supported by the internal PHY.
1
1
RW
10BTFD
6
10Base-T Support
Description
Value
10Base-T not supported by the internal PHY.
0
10Base-T is supported by the internal PHY.
1
1
RW
10BT
5
Protocol Selection
These bits contain the binary encoded protocol selector supported by
this port. 0x1 indicates that this device supports IEEE 802.3u.
0x1
RW
SELECT
4:0
December 13, 2013
1792
Texas Instruments-Advance Information
Ethernet Controller