Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
Register 77: Ethernet PHY Auto-Negotiation Link Partner Ability - MR5
(EPHYANLPA), address 0x005
This register contains the advertised abilities of the Link Partner as received during Auto-Negotiation.
The content changes after the successful auto-negotiation if next-pages are supported.
Ethernet PHY Auto-Negotiation Link Partner Ability - MR5 (EPHYANLPA)
Base n/a
Address 0x005
Type RO, reset 0x0000
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
SELECT
10BT
10BTFD
100BTX
100BTXFD
100BT4
PAUSE
ASMDUP
reserved
RF
ACK
NP
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RO
RW
RO
RO
RO
RO
Type
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
Reset
Description
Reset
Type
Name
Bit/Field
Next Page Indication
Description
Value
Link Partner does not desire Next Page Transfer.
0
Link Partner desires Next Page Transfer.
1
0
RO
NP
15
Acknowledge
Description
Value
Not acknowledged. The Auto-Negotiation state machine will
automatically control the this bit based on the incoming FLP
bursts.
0
Link Partner acknowledges reception of the ability data word.
1
0
RO
ACK
14
Remote Fault
Description
Value
No remote fault indicated by link partner.
0
Remote fault indicated by link partner.
1
0
RO
RF
13
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0x0
RO
reserved
12
Asymmetric PAUSE
Description
Value
Asymmetric pause is not supported by the Link Partner.
0
Asymmetric pause is supported by the Link Partner.
1
0
RW
ASMDUP
11
PAUSE
Description
Value
Pause function is not supported by the Link Partner.
0
Pause function is supported by the Link Partner.
1
0
RO
PAUSE
10
1793
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller