Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X Datenbogen

Produktcode
DK-TM4C129X
Seite von 2182
Description
Reset
Type
Name
Bit/Field
Low Battery Voltage Interrupt Clear
Writing a 1 to this bit clears the
LOWBAT
bit in the HIBRIS and HIBMIS
registers.
Reads return the raw interrupt status.
0
RW1C
LOWBAT
2
Software should not rely on the value of a reserved bit. To provide
compatibility with future products, the value of a reserved bit should be
preserved across a read-modify-write operation.
0
RO
reserved
1
RTC Alert0 Masked Interrupt Clear
Writing a 1 to this bit clears the
RTCALT0
bit in the HIBRIS and HIBMIS
registers.
Reads return the raw interrupt status.
Note:
The timer interrupt source cannot be cleared if the RTC value
and the HIBRTCM0 register /
RTCMSS
field values are equal.
The match interrupt takes priority over the interrupt clear.
0
RW1C
RTCALT0
0
599
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller