Texas Instruments DM6467 Digital Video Evaluation Module TMDXEVM6467T TMDXEVM6467T Datenbogen

Produktcode
TMDXEVM6467T
Seite von 352
SPRS605C – JULY 2009 – REVISED JUNE 2012
• External Memory Interfaces (EMIFs)
– SIR and MIR (0.576 MBAUD)
– Up to 400-MHz 32-Bit DDR2 SDRAM Memory
– CIR With Programmable Data Encoding
Controller With 512M-Byte Address Space
• One Serial Peripheral Interface (SPI) With Two
(1.8-V I/O)
Chip-Selects
– Asynchronous16-Bit Wide EMIF (EMIFA)
• Master/Slave Inter-Integrated Circuit (I
2
C Bus™)
With 128M-Byte Address Reach
• Two Multichannel Audio Serial Ports (McASPs)
Flash Memory Interfaces
– One Four Serializer Transmit/Receive Port
NOR (8-/16-Bit-Wide Data)
– One Single DIT Transmit Port for S/PDIF
NAND (8-/16-Bit-Wide Data)
• 32-Bit Host Port Interface (HPI)
• Enhanced Direct-Memory-Access (EDMA)
• VLYNQ™ Interface (FPGA Interface)
Controller (64 Independent Channels)
• Two Pulse Width Modulator (PWM) Outputs
– Programmable Default Burst Size
• ATA/ATAPI I/F (ATA/ATAPI-6 Specification)
• 10/100/1000 Mb/s Ethernet MAC (EMAC)
• Up to 33 General-Purpose I/O (GPIO) Pins
– IEEE 802.3 Compliant (3.3-V I/O Only)
(Multiplexed With Other Device Functions)
– Supports MII and GMII Media Independent
• On-Chip ARM ROM Bootloader (RBL)
Interfaces
• Individual Power-Saving Modes for ARM/DSP
– Management Data I/O (MDIO) Module
• Flexible PLL Clock Generators
• USB Port With Integrated 2.0 PHY
• IEEE-1149.1 (JTAG) Boundary-
– USB 2.0 High-/Full-Speed Client
Scan-Compatible
– USB 2.0 High-/Full-/Low-Speed Host
• 529-Pin Pb-Free BGA Package
(Mini-Host, Supporting One External
(CUT Suffix), 0.8-mm Ball Pitch
Device)
• 0.09-
μ
m/7-Level Cu Metal Process (CMOS)
• 32-Bit, 66-MHz, 3.3 V Peripheral Component
• 3.3-V and 1.8-V I/O, 1.3-V Internal
Interconnect (PCI) Master/Slave Interface
• Applications:
– Conforms to PCI Specification 2.3
– Video Encode/Decode/Transcode/Transrate
• Two 64-Bit General-Purpose Timers (Each
– Digital Media
Configurable as Two 32-Bit Timers)
– Networked Media Encode/Decode
• One 64-Bit Watch Dog Timer
– Video Imaging
• Three Configurable UART/IrDA/CIR Modules
– Video Infrastructure
(One With Modem Control Signals)
– Video Conferencing
– Supports up to 1.8432 Mbps UART
2
Digital Media System-on-Chip (DMSoC)
Copyright © 2009–2012, Texas Instruments Incorporated
Product Folder Link(s):