Texas Instruments SPRU938B Manuale Utente

Pagina di 48
List of Figures
1
VLYNQ Port Functional Block Diagram
2
External Clock Block Diagram
3
Internal Clock Block Diagram
4
VLYNQ Module Structure
5
Write Operations
6
Read Operations
7
Example Address Memory Map
8
Interrupt Generation Mechanism Block Diagram
9
Revision Register (REVID)
10
Control Register (CTRL)
11
Status Register (STAT)
12
Interrupt Priority Vector Status/Clear Register (INTPRI)
13
Interrupt Status/Clear Register (INTSTATCLR)
14
Interrupt Pending/Set Register (INTPENDSET)
15
Interrupt Pointer Register (INTPTR)
16
Transmit Address Map Register (XAM)
17
Receive Address Map Size 1 Register (RAMS1)
18
Receive Address Map Offset 1 Register (RAMO1)
19
Receive Address Map Size 2 Register (RAMS2)
20
Receive Address Map Offset 2 Register (RAMO2)
21
Receive Address Map Size 3 Register (RAMS3)
22
Receive Address Map Offset 3 Register (RAMO3)
23
Receive Address Map Size 4 Register (RAMS4)
24
Receive Address Map Offset 4 Register (RAMO4)
25
Chip Version Register (CHIPVER)
26
Auto Negotiation Register (AUTNGO)
A-1
Packet Format (10-bit Symbol Representation)
SPRU938B – September 2007
List of Figures
5