Microchip Technology ARD00330 データシート

ページ / 480
 2010 Microchip Technology Inc.
Preliminary
DS39979A-page 455
PIC18F87J72 FAMILY
FIGURE B-13: DATA READY BEHAVIOR
D0
D1
D2
D0
D1
D2
D3
D4
D5
D3
D4
D5
D0
D1
D2
D3
D4
D5
D6
D7
D8
D1
D3
D5
D6
D7
D8
D1
0
D1
2
D0
D2
D4
D9
D1
1
D1
3
D1
4
D6
D6
D1
2
D9
D1
3
D1
6
D1
7
D1
8
D1
9
D2
1
D2
4
D1
5
D2
0
D2
2
D2
5
D2
6
D7
D8
D9
D1
0
D1
1
D1
0
D1
1
D1
2
D1
0
D7
D8
D9
D2
3
D0
D1
D2
D3
D4
D5
D6
D7
D8
D9
D1
0
D
11
D
12
D
13
D1
4
D
15
D1
6
D
17
D1
8
D1
9
D0
D1
D2
D3
D4
D5
D6
D7
D8
D9
D1
1
D1
0
D
12
D1
3
D
14
D1
5
D1
6
D0
D1
D2
D4
D5
D3
D7
D
8
D9
D1
0
D
11
D1
2
D
13
D6
D1
5
D
16
D1
4
D0
D1
D2
D6
D1
0
D
11
D1
2
D1
3
D1
1
D1
3
D1
4
D1
5
D1
6
D1
2
D1
3
D1
4
D1
4
D2
8
D2
9
D
31
D3
3
D2
7
D3
0
D3
2
D3
4
D1
5
D1
6
D1
7
D8
D7
D9
D4
D5
D3
R
E
S
E
T
<
1>
 or
 
SHUT
DO
W
N
<1
>
R
E
S
E
T
<
0>
 or
 
SHUT
DO
W
N
<0
>
RESE
T
D0
D1
D2
D3
D4
D5
D0
D1
D2
D3
D4
D5
D6
D7
D8
D1
D3
D5
D6
D7
D8
D1
1
D1
3
D0
D2
D4
D1
0
D1
2
D1
4
D1
5
D6
D9
D1
3
D1
7
D1
8
D
21
D2
4
D1
6
D1
9
D2
2
D2
5
D2
6
D1
0
D1
1
D1
2
D1
0
D8
D9
D2
3
D1
1
D1
2
D1
3
D1
4
D2
8
D2
9
D
31
D3
3
D2
7
D3
0
D3
2
D3
4
D1
4
D1
5
D1
6
D0
D1
D2
D3
D4
D5
D1
2
D1
1
D1
3
D1
5
D1
6
D1
7
D8
D9
D1
0
D7
PHASE < 0                                    PHASE = 0                         PHASE > 0
D6
D7
DRCL
K
 Pe
rio
d
DRC
LK
 P
er
io
d
In
te
rn
al
 R
eset
 S
yn
chr
on
is
at
io
(1
 DM
CL
K Pe
rio
d)
3*
DRCL
K P
er
io
d
3*
DRCL
K P
er
io
d
D1
4
D9
D2
0
DRM
ODE =
 00
;   D
R
DRM
ODE =
 01
;   D
R
DRM
ODE =
 10
;   D
R
DRM
ODE =
 11
;   D
R
DRM
ODE =
 00
;   D
R
DRM
ODE =
 01
;   D
R
DRM
ODE =
 10
;   D
R
DRM
ODE =
 11
;   D
R
DRM
ODE =
 00
;   D
R
DRM
ODE =
 01
;   D
R
DRM
ODE=
 10
;   D
R
DRM
ODE =
 11
;   D
R
DRM
ODE
 =
 00
 : S
ele
ct t
he
 la
gg
in
g D
ata
 R
ea
dy
DRM
ODE
 =
 01
 : S
ele
ct
 the D
ata
 R
ead
y on C
hanne
l 0
DRM
ODE
 =
 10
 : S
ele
ct
 the D
ata
 R
ead
y on C
hanne
l 1
DRM
ODE
 =
 11
 : S
ele
ct
 b
oth
 D
ata
 r
eady
D
ata
 R
ead
y pul
se
 that
 appe
ar
s o
nly
 w
hen
 D
R
_LT
Y
 = 
0
DRCL
K Pe
rio
d
1 DM
CL
K Pe
rio
d