Texas Instruments TMS320DM643X DMP 사용자 설명서

다운로드
페이지 120
www.ti.com
2.7.2.4
Example of MDIO Register Access Code
Peripheral Architecture
The MDIO module uses the MDIO user access register (USERACCESSn) to access the PHY control
registers. Software functions that implement the access process may simply be the following four macros:
PHYREG_read( regadr, phyadr )
Start the process of reading a PHY register
PHYREG_write( regadr, phyadr, data )
Start the process of writing a PHY register
PHYREG_wait( )
Synchronize operation (make sure read/write is idle)
PHYREG_waitResults( results )
Wait for read to complete and return data read
Note that it is not necessary to wait after a write operation, as long as the status is checked before every
operation to make sure the MDIO hardware is idle. An alternative approach is to call PHYREG_wait() after
every write, and PHYREG_waitResults( ) after every read, then the hardware can be assumed to be idle
when starting a new operation.
The implementation of these macros using the chip support library (CSL) is shown in
(USERACCESS0 is assumed).
Note that this implementation does not check the ACK bit in USERACCESSon PHY register reads (does
not follow the procedure outlined in
). Since the MDIO PHY alive status register (ALIVE) is
used to initially select a PHY, it is assumed that the PHY is acknowledging read operations. It is possible
that a PHY could become inactive at a future point in time. An example of this would be a PHY that can
have its MDIO addresses changed while the system is running. It is not very likely, but this condition can
be tested by periodically checking the PHY state in ALIVE.
Example 3. MDIO Register Access Macros
#define PHYREG_read(regadr,
phyadr)
MDIO_REGS->USERACCESS0 =
CSL_FMK(MDIO_USERACCESS0_GO,1u)
|
/
CSL_FMK(MDIO_USERACCESS0_REGADR,regadr)
|
/
CSL_FMK(MDIO_USERACCESS0_PHYADR,phyadr)
#define PHYREG_write(regadr,
phyadr,
data)
MDIO_REGS->USERACCESS0 =
CSL_FMK(MDIO_USERACCESS0_GO,1u)
|
/
CSL_FMK(MDIO_USERACCESS0_WRITE,1)
|
/
CSL_FMK(MDIO_USERACCESS0_REGADR,regadr)
|
/
CSL_FMK(MDIO_USERACCESS0_PHYADR,phyadr)
|
/
CSL_FMK(MDIO_USERACCESS0_DATA, data)
#define PHYREG_wait()
while( CSL_FEXT(MDIO_REGS->USERACCESS0,MDIO_USERACCESS0_GO) )
#define PHYREG_waitResults( results ) {
while( CSL_FEXT(MDIO_REGS->USERACCESS0,MDIO_USERACCESS0_GO) );
results = CSL_FEXT(MDIO_REGS->USERACCESS0, MDIO_USERACCESS0_DATA); }
Ethernet Media Access Controller (EMAC)/
32
SPRU941A – April 2007
Management Data Input/Output (MDIO)