Texas Instruments EVM430-F6736 - MSP430F6736 EVM for Metering EVM430-F6736 EVM430-F6736 데이터 시트

제품 코드
EVM430-F6736
다운로드
페이지 124
MSP430F673x
MSP430F672x
SLAS731C – DECEMBER 2011 – REVISED FEBRUARY 2013
Table 5. Terminal Functions, MSP430F67xxIPZ
TERMINAL
NO.
I/O
(1)
DESCRIPTION
NAME
PZ
SD0P0
1
I
SD24_B positive analog input for converter 0
(2)
SD0N0
2
I
SD24_B negative analog input for converter 0
(2)
SD1P0
3
I
SD24_B positive analog input for converter 1
(2)
SD1N0
4
I
SD24_B negative analog input for converter 1
(2)
SD2P0
5
I
SD24_B positive analog input for converter 2
(2)
(not available on F672x devices)
SD2N0
6
I
SD24_B negative analog input for converter 2
(2)
(not available on F672x devices)
VREF
7
I
SD24_B external reference voltage
AVSS
8
Analog ground supply
AVCC
9
Analog power supply
Analog power supply selected between AVCC, AUXVCC1, AUXVCC2. Connect
VASYS
10
recommended capacitor value of C
VSYS
(see
General-purpose digital I/O
P9.1/A5
11
I/O
Analog input A5 - 10-bit ADC
General-purpose digital I/O
P9.2/A4
12
I/O
Analog input A4 - 10-bit ADC
General-purpose digital I/O
P9.3/A3
13
I/O
Analog input A3 - 10-bit ADC
General-purpose digital I/O with port interrupt and mappable secondary function
Default mapping: Timer TA0 CCR0 capture: CCI0A input, compare: Out0 output
P1.0/PM_TA0.0/VeREF-/A2
14
I/O
Negative terminal for the ADC's reference voltage for an external applied reference
voltage
Analog input A2 - 10-bit ADC
General-purpose digital I/O with port interrupt and mappable secondary function
Default mapping: Timer TA0 CCR1 capture: CCI1A input, compare: Out1 output
P1.1/PM_TA0.1/VeREF+/A1
15
I/O
Positive terminal for the ADC's reference voltage for an external applied reference
voltage
Analog input A1 - 10-bit ADC
General-purpose digital I/O with port interrupt and mappable secondary function
P1.2/PM_UCA0RXD/
16
I/O
Default mapping: eUSCI_A0 UART receive data; eUSCI_A0 SPI slave out/master in
PM_UCA0SOMI/A0
Analog input A0 - 10-bit ADC
General-purpose digital I/O with port interrupt and mappable secondary function
P1.3/PM_UCA0TXD/
17
I/O
Default mapping: eUSCI_A0 UART transmit data; eUSCI_A0 SPI slave in/master out
PM_UCA0SIMO/R03
Input/output port of lowest analog LCD voltage (V5)
AUXVCC2
18
Auxiliary power supply AUXVCC2
AUXVCC1
19
Auxiliary power supply AUXVCC1
Digital power supply selected between DVCC, AUXVCC1, AUXVCC2. Connect
VDSYS
(3)
20
recommended capacitor value of C
VSYS
(see
DVCC
21
Digital power supply
DVSS
22
Digital ground supply
VCORE
(4)
23
Regulated core power supply (internal use only, no external current loading)
XIN
24
I
Input terminal for crystal oscillator
(1)
I = input, O = output
(2)
It is recommended to short unused analog input pairs and connect them to analog ground.
(3)
The pins VDSYS and DVSYS must be connected externally on board for proper device operation.
(4)
VCORE is for internal use only. No external current loading is possible. VCORE should only be connected to the recommended
capacitor value, C
VCORE
.
Copyright © 2011–2013, Texas Instruments Incorporated
9