Texas Instruments Development Kit for TM4C129x,Tiva™ ARM® Cortex™ -M4 Microcontroller DK-TM4C129X DK-TM4C129X 데이터 시트

제품 코드
DK-TM4C129X
다운로드
페이지 2182
Description
Reset
Type
Name
Bit/Field
Description
Value
This command immediately stops the train of pulses initiated
by the START pulse train command.
When the
PPSEN0
bit = 0x0, the binary rollover is 64 Hz, and
the digital rollover is 32 Hz.
0x6
When the
PPSEN0
bit = 0x1, cancel STOP pulse train. This
command cancels the STOP pulse train at the time command
if the programmed stop time has not elapsed. The
EN0PPS
pulse
train becomes free-running on the successful execution of this
command.
When the
PPSEN0
bit = 0x0, the binary rollover is 128 Hz, and
the digital rollover is 64 Hz.
0x7
When the
PPSEN0
bit = 0x1, this encoding is reserved.
When the
PPSEN0
bit = 0x0, the binary rollover is 256 Hz, and
the digital rollover is 128 Hz.
0x8
When the
PPSEN0
bit = 0x1, this encoding is reserved.
When the
PPSEN0
bit = 0x0, the binary rollover is 512 Hz, and
the digital rollover is 256 Hz.
0x9
When the
PPSEN0
bit = 0x1, this encoding is reserved.
When the
PPSEN0
bit = 0x0, the binary rollover is 1.024 kHz,
and the digital rollover is 512 Hz.
0xA
When the
PPSEN0
bit = 0x1, this encoding is reserved.
When the
PPSEN0
bit = 0x0, the binary rollover is 2.048 kHz,
and the digital rollover is 1.024 kHz.
0xB
When the
PPSEN0
bit = 0x1, this encoding is reserved.
When the
PPSEN0
bit = 0x0, the binary rollover is 4.096 kHz,
and the digital rollover is 2.048 kHz.
0xC
When the
PPSEN0
bit = 0x1, this encoding is reserved.
When the
PPSEN0
bit = 0x0, the binary rollover is 8.192 kHz,
and the digital rollover is 4.096 kHz.
0xD
When the
PPSEN0
bit = 0x1, this encoding is reserved.
When the
PPSEN0
bit = 0x0, the binary rollover is 16.384 kHz,
and the digital rollover is 8.092 kHz.
0xE
When the
PPSEN0
bit = 0x1, this encoding is reserved.
When the
PPSEN0
bit = 0x0, the binary rollover is 32.768 KHz,
and the digital rollover is 16.384 KHz.
0xF
When the
PPSEN0
bit = 0x1, this encoding is reserved.
Note that in the binary rollover mode, the EN0PPS signal has a duty
cycle of 50 percent with these frequencies.
In the digital rollover mode, the EN0PPS signal frequency is an average
number. The actual clock is of different frequency that gets synchronized
every second. For example:
When
PPSCTRL
=0x1,
EN0PPS
(1 Hz) has a low period of 537 ms and
a high period of 463 ms.
When
PPSCTRL
= 0x2,
EN0PPS
(2 Hz) is a sequence of:
One clock of 50 percent duty cycle and 537 ms period
Second clock of 463 ms period (268 ms low and 195 ms high)
1743
December 13, 2013
Texas Instruments-Advance Information
Tiva
TM4C129XNCZAD Microcontroller